<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設計應用 > FPGA在彈上信息處理機中的應用

FPGA在彈上信息處理機中的應用

—— FPGA Application in Information Processing of Missile
作者:方超 龔龍慶 田衛 西安微電子技術(shù)研究所 時(shí)間:2010-05-17 來(lái)源:電子產(chǎn)品世界 收藏

  引言

本文引用地址:http://dyxdggzs.com/article/109046.htm

  信息處理機(圖1)用于完成導彈上多路遙測信息的采集、處理、組包發(fā)送。主要功能包括高速1553B總線(xiàn)的數據收發(fā)、RS422接口設備的數據加載與檢測、多路數據融合和數據接收、處理、組包發(fā)送的功能。其中,總線(xiàn)數據和其他RS422接口送來(lái)的數據同時(shí)進(jìn)行并行處理;各路輸入信息按預定格式進(jìn)行融合與輸出;數據輸出速率以高速同步RS422口的幀同步脈沖為源,如果高速同步RS422口異常不影響總線(xiàn)數據和其它RS422口的數據融合與輸出功能。在CPU發(fā)生異?;蚩偩€(xiàn)數據異常時(shí)不影響其它RS422口數據的融合與輸出功能;能夠對從總線(xiàn)上接收的數據進(jìn)行二次篩選、組包,并發(fā)送往總線(xiàn),供其它設備接收。

  系統設計

  CPU選擇

  4M 1553B總線(xiàn)數據的采集,由4M總線(xiàn)智能通訊接口管理,經(jīng)CPU接收、組包,再回到4M總線(xiàn),發(fā)送至進(jìn)行采集。CPU選擇Atmel公司的AT91FR40162S,它內部自帶256kB的SRAM和容量為2M×8b FLASH存儲器,主頻最高可達75MHz。該ARM的等待電路由硬件等待邏輯產(chǎn)生,在內部實(shí)現。ARM外部中斷源主要有:4M 1553B通訊控制器中斷;20ms緩沖區切換中斷。其中,4M 1553B通訊控制器中斷信號經(jīng)過(guò)整形后送入ARM。20ms緩沖區切換中斷提供給FPGA內部各個(gè)同步、異步通訊IP組幀狀態(tài)機用于緩沖區切換。

  3路輸入數字量接口

  3路輸入數字量,碼速率分別為:1.28Mbit/s、115.2kbit/s、38.4kbit/s的數據流,數據流在FPGA內部經(jīng)過(guò)串并轉換將接收的數據存儲在數據緩沖區A和數據緩沖區B中,再經(jīng)過(guò)狀態(tài)控制機來(lái)控制數據的不斷更新。

  同步RS422接口輸出

  采用兩路單向RS422同步串行通訊接口,差分傳輸,一路為串行數據,一路為時(shí)鐘數據,采用雙線(xiàn)制傳輸。輸出碼速率2.56Mbit/s,15位加擾。

  FPGA設計

  當3 路輸入數字量的數據流和4M的1553數據在20ms的時(shí)間內傳輸時(shí),所需的內存約為10kB。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: 軍事電子 FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>