<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> virtex-ii

基于Nios II的視頻運動(dòng)目標檢測跟蹤系統設計

  •   摘要:文章是以Nios II處理器為中心的視頻運動(dòng)目標檢測跟蹤系統,通過(guò)CMOS圖像傳感器采集視頻圖像信息,采用幀間差分法檢測運動(dòng)目標,形心跟蹤算法對目標進(jìn)行跟蹤,最后在VGA顯示器上顯示視頻中運動(dòng)物體。實(shí)驗結果表明,該系統可達到運動(dòng)目標檢測跟蹤的理想結果。   0 引言   運動(dòng)目標檢測跟蹤就是將運動(dòng)的目標從視頻圖像序列中檢測出來(lái),對其進(jìn)行跟蹤。在計算機視覺(jué)領(lǐng)域和智能視頻監控系統中,目標檢測與跟蹤系統是一個(gè)最要的研究?jì)热?,該系統在很多領(lǐng)域中經(jīng)得到廣泛的應用,例如在家庭住宅小區、智能交通、銀行、超
  • 關(guān)鍵字: FPGA  Nios II  圖像傳感器  

基于A(yíng)RM和μC/OS—II的LonWorks網(wǎng)絡(luò )智能網(wǎng)關(guān)

  •   摘要:為了解決LonWorks設備現場(chǎng)智能控制及遠程監控的需要,提出了通過(guò)嵌入式網(wǎng)關(guān)實(shí)現LON網(wǎng)和以太網(wǎng)協(xié)議的轉換方案。本網(wǎng)關(guān)采用電力線(xiàn)收發(fā)器PL3150和帶有以太網(wǎng)控制器的微處理器LPC1778分別實(shí)現LonWorks網(wǎng)絡(luò )和以太網(wǎng)的接口功能。同時(shí)還利用LPC1778內置以太網(wǎng)控制器搭建Web服務(wù)器,實(shí)現了一個(gè)遠程監控平臺,達到了遠程智能交互與監控的目的。本文給出了該智能網(wǎng)關(guān)硬件平臺和軟件平臺的方案和實(shí)現方法。   LonWorks技術(shù)是美國Echelon公司于90年代初推出的一種現代總線(xiàn)技術(shù),它具
  • 關(guān)鍵字: ARM  μC/OS—II  LonWorks  

Altera交付14.0版Quartus II軟件,其編譯時(shí)間業(yè)界最快

  •   Altera公司(Nasdaq: ALTR)今天發(fā)布Quartus® II軟件14.0版——FPGA業(yè)界性能和效能首屈一指的軟件。Altera的這一最新版軟件編譯時(shí)間比競爭設計工具套裝平均快出2倍,保持了FPGA和SoC設計的軟件領(lǐng)先優(yōu)勢。   Quartus II軟件14.0版支持用戶(hù)更高效的迅速實(shí)現FPGA和SoC設計。最新版包括新的快速重新編譯特性,對設計進(jìn)行小改動(dòng)后,編譯時(shí)間縮短了4倍;以及同類(lèi)最佳的PCI Express (PCIe) IP解決方案,性能達到
  • 關(guān)鍵字: Altera  Quartus II  FPGA  SoC  

基于Nios II的AT24C02接口電路設計與實(shí)現

  •   0 引 言   在實(shí)際的應用中,為了保護現場(chǎng),經(jīng)常需要將系統斷電之前的工作狀態(tài)與重要運行數據保存在非易失存貯器中,以便在下次開(kāi)機時(shí),能恢復到原來(lái)的工作狀態(tài)。針對這種保存的數據量不大和存儲速度要求不高的特點(diǎn),可采用“NiosⅡ+AT24C02"設計方案進(jìn)行設計。本文在討論了I2C通信協(xié)議的基礎上,利用FPGA技術(shù),設計了NiosⅡ與AT24C02”之間進(jìn)行通信的接口電路。本接口電路能產(chǎn)生基于I2C通信協(xié)議的讀寫(xiě)操作時(shí)序,成功實(shí)現了對AT24C02的讀寫(xiě)功能。由于所有的
  • 關(guān)鍵字: Nios II  AT24C02  I2C  

基于μC/OS—II的嵌入式串口通信模塊設計

  •   在嵌入式應用中,使用RTOS的主要原因是為了提高系統的可靠性,其次是提高開(kāi)發(fā)效率、縮短開(kāi)發(fā)周期。μC/OS-II是一個(gè)占先式實(shí)時(shí)多任務(wù)內核,使用對象是嵌入式系統,對源代碼適當裁減,很容易移植到8~32位不同框架的微處理器上。但μC/OS-II僅是一個(gè)實(shí)時(shí)內核,它不像其他實(shí)時(shí)操作系統(如嵌入式Linux) 那樣提供給用戶(hù)一些API函數接口。在μC/OS-II實(shí)時(shí)內核下,對外設的訪(fǎng)問(wèn)接口沒(méi)有統一完善,有很多工作需要用戶(hù)自己去完成。串口通信是單片機測控系統的重要組成部分,異步串行口是一個(gè)比
  • 關(guān)鍵字: μC/OS—II  嵌入式  串口  

一種基于μC/OS-II的顯示控制系統設計

  •   引 言   隨著(zhù)性能的提高和價(jià)格的降低,越來(lái)越多的嵌入式應用采用了ARM處理器。在強大功能及豐富外設的支持下,嵌入式實(shí)時(shí)操作系統憑借較高的開(kāi)發(fā)效率、可維護性和可靠性成為開(kāi)發(fā)設計的理想選擇。   μC/OS-II是一個(gè)完整的、可移植、可裁減的占先式實(shí)時(shí)多任務(wù)內核。它是用ANSI C語(yǔ)言編寫(xiě)的,包含一小部分匯編語(yǔ)言代碼,可以供不同架構的微處理器使用。μC/OS由美國人Jean J.Labrosse于1992年完成,1998年發(fā)展到μC/OS-II,目前的版本為μC/OS-II
  • 關(guān)鍵字: ARM  μC/OS-II  LCD  

一種基于μC/OS-II的基站監控終端設計

  • 近年來(lái),隨著(zhù)移動(dòng)通信業(yè)務(wù)的迅猛發(fā)展,尤其是 3G通信網(wǎng)建設的進(jìn)行,通信基站的建設數量與日俱增。通信運營(yíng)商對快速建站、降低基站綜合成本和運營(yíng)維護成本的要求更加迫切?;颈O控終端,可做到基站無(wú)人值守、遠程監控,給基站內設備提供一個(gè)穩定可靠的工作環(huán)境,能夠明顯降低運營(yíng)商的維護和管理成本,具有很高的應用價(jià)值。設計基站監控系統的核心問(wèn)題在于如何保證各功能模塊和監控模塊自身的正常運行,對于各種異常和故障如何及時(shí)做出準確的報警,以及面向使用者的人性化設計等方面。 1 監控終端硬件設計 1.1 功能描述基站監控終端主
  • 關(guān)鍵字: μC/OS-II  基站  

東芝將推出全球最快的microSD存儲卡

  •   首款符合高速UHS-II接口標準的產(chǎn)品   東京—東芝公司(TOKYO:6502)于2014年4月17日宣布,該公司將推出全球速度最快[1] 的microSD存儲卡。該存儲卡符合SD存儲卡標準4.20版定義的超高速串行總線(xiàn)接口UHS-II[2]標準。即日起為智能手機和其他移動(dòng)設備制造商以及芯片供應商提供樣品。   這款新的microSD存儲卡將包含32GB和64GB兩種容量。32GB卡的最大讀取速度可達到每秒260MB[3] ,最大寫(xiě)入速度可達每秒240MB;64GB卡的最大讀取速
  • 關(guān)鍵字: 東芝  microSD  UHS-II  

基于Xilinx Virtex-6的高速DMA讀寫(xiě)設計

  • 摘要 本設計在基于Xilinx Virtex-6 FPGA內嵌PCI Express Core的基礎上,實(shí)現了由PCI Express板卡主動(dòng)發(fā)起的DMA讀寫(xiě),可完成PC和PCI Express板卡之間數據的高速傳輸。該設計已經(jīng)在Xilinx評估板ML605上完成調試驗證,DMA寫(xiě)內存速度穩定可達1 520 MB/s,滿(mǎn)足了高速存儲系統的要求。 隨著(zhù)相控陣雷達、超寬帶雷達、數字陣列雷達相繼地出現,雷達的回波數據量在不斷地增加,因此對高速采集和大容量數據傳輸提出了越來(lái)越高的要求。早期基于PCI總線(xiàn)的高速數
  • 關(guān)鍵字: Xilinx  Virtex-6  

一種基于Teseo II的汽車(chē)導航系統設計

  • TeseoII是針對多衛星導航系統開(kāi)發(fā)的單芯片IC系列(STA8088)。除GPS與伽利略衛星信號外,這些IC還能處理格洛納斯(全球衛星導航系統)的數據。這些參考設計涵蓋各種不同的GPS、伽利略與格洛納斯組合,在1569至1607MHz范圍符合L1/E1標準。由于格洛納斯所用衛星數量相對較多,從而顯著(zhù)提高了導航性能,尤其適用于大城市中狹窄街道等不利環(huán)境。   格洛納斯使用一個(gè)邊頻帶,與GPS和伽利略均不相同。不僅如此,為STA8088GA所開(kāi)發(fā)的參照設計需要處理第一個(gè)中間級以下的整個(gè)相關(guān)射頻范圍。為此,輸
  • 關(guān)鍵字: Teseo II  STA8088  

基于Nios II軟核的多核處理器系統的設計與實(shí)現

  • 本文設計了一個(gè)基于FPGA解決方案的多核處理器系統,整體上提高了系統性能,解決了單核處理能力提升受到的制約。通過(guò)對多核系統體系結構和核間通信技術(shù)的研究,最終實(shí)現了一個(gè)利用互斥核實(shí)現資源共享的雙Nios II軟核處理器系統,并在A(yíng)ltera公司的FPGA開(kāi)發(fā)板DE2上進(jìn)行測試,測試結果表明所設計的雙核系統能穩定運行。
  • 關(guān)鍵字: FPGA  Nios II  雙核  互斥核  RISC  201405  

實(shí)用案例:嵌入式采煤工作面安全集中監控系統

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: 安全集中監控  uC/OS-II  EVK1100  AT32UC3A  

基于賽靈思Virtex-5 FPGA的LTE仿真器實(shí)現

  • ?  功能強大的可編程邏輯平臺使得Prisma?Engineering公司能夠針對所有蜂窩網(wǎng)絡(luò )提供可重配置無(wú)線(xiàn)測試設備。長(cháng)期演進(jìn)(LTE)是移動(dòng)寬帶的最3GPP標準,它打破了現有蜂窩網(wǎng)絡(luò )的固有模式。LTE與前代UMTS和GSM標準相比,除采用高頻譜效率的射頻技術(shù)外,其架構還得到了大幅簡(jiǎn)化。LTE系統的無(wú)線(xiàn)接入部分Node-B,是連接無(wú)線(xiàn)電和整個(gè)互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò )之間的邊緣設備。這種架構無(wú)法監測和測試等效于UMTS中間鏈路上的元件。必須通過(guò)無(wú)線(xiàn)電接口,才能有效地測試LTE網(wǎng)絡(luò )元件?! ∵@
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-5  

FAQ-Virtex-7HT常見(jiàn)問(wèn)題解答

  •   1.?賽靈思將發(fā)布內容是什么?  賽靈思將發(fā)布?Virtex-7?HT?FPGA,該產(chǎn)品在單片?FPGA?中集成了業(yè)界最多數量的串行收發(fā)器—16個(gè)?28Gbps?和72個(gè)?13.1Gbps?串行收發(fā)器,能夠滿(mǎn)足?100Gbps?和?400Gbps?帶寬應用的需要。如欲觀(guān)看賽靈思?28Gbps?收發(fā)器的演示視頻,請訪(fǎng)問(wèn):http://www.xi
  • 關(guān)鍵字: Xilinx  Virtex-7  HT  FPGA  

眾志和達借助賽靈思可編程方案打造數據存儲新典范

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(?Xilinx,?Inc.?)今天宣布,?北京眾志和達信息技術(shù)有限公司采用賽靈思可編程解決方案,成功打造了行業(yè)首款基于先進(jìn)的Storage-on-Chip(芯片級存儲)架構、全部利用賽靈思高速高集成FPGA(現場(chǎng)可編程門(mén)陣列)芯片實(shí)現全部功能的虛擬磁帶庫產(chǎn)品——SureSave?VTL5000。該產(chǎn)品將作為眾志和達公司面向企業(yè)級數據保護的旗艦產(chǎn)品,以其卓越的性能、靈活的擴展性、高度的可靠性等優(yōu)勢,&
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-5  
共622條 8/42 |‹ « 6 7 8 9 10 11 12 13 14 15 » ›|

virtex-ii介紹

您好,目前還沒(méi)有人創(chuàng )建詞條virtex-ii!
歡迎您創(chuàng )建該詞條,闡述對virtex-ii的理解,并與今后在此搜索virtex-ii的朋友們分享。    創(chuàng )建詞條

相關(guān)主題

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>