<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> mda-eda

片上系統(SOC)設計與EDA

  • 利用EDA工具和硬件描述語(yǔ)言(HDL),根據產(chǎn)品的特定要求設計性能價(jià)格比高的片上系統,是目前國際上廣泛使用的方法。與傳統的設計方法不同,在設計開(kāi)始階段并不一定需要具體的單片微控制器(MCU)和開(kāi)發(fā)系統(仿真器)以
  • 關(guān)鍵字: SOC  EDA  片上系統    

MathWorks HDL工具新添Xilinx FPGA硬件驗證功能

  • MathWorks 日前宣布適用于 Xilinx FPGA 開(kāi)發(fā)板且新添了 FPGA 在環(huán) (FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用 Simulink 作為系統級測試臺架的同時(shí),以硬件速度驗證其設計。
  • 關(guān)鍵字: MathWorks  EDA Simulator Link 3.3  

NI將收購美國AWR集團

  •   美國國家儀器公司(National Instruments,簡(jiǎn)稱(chēng)NI)近日宣布其簽署了一項收購美國AWR集團公司(AWR)的最終合并協(xié)議。AWR是一家電子設計自動(dòng)化(EDA)軟件的領(lǐng)先供應商,其產(chǎn)品在半導體、航空航天、國防、通信和測試設備行業(yè)中用于設計射頻和高頻元器件和系統。合并過(guò)程結束后,AWR將作為NI的全資子公司在現有管理團隊的領(lǐng)導下繼續運營(yíng)。   射頻和無(wú)線(xiàn)系統快速的設計周期和不斷增加的復雜程度要求設計和測試之間更好的整合。射頻系統的設計師需要進(jìn)行實(shí)測以驗證他們的模擬,同時(shí)射頻測試工程師們則
  • 關(guān)鍵字: NI  EDA  AWR  

Altium進(jìn)修計劃之印象

  •   提起protel相信很多電路設計工程師都不會(huì )陌生。很多初次學(xué)習設計電路圖和PCB的人幾乎都不約而同地選擇了這個(gè)EDA設計軟件,因為它易于學(xué)習,軟件界面友好,易于上手而贏(yíng)得了廣大初學(xué)者的青睞。很多大學(xué)的EDA實(shí)驗室也將其列為教學(xué)軟件。做為一名有著(zhù)十余年電子設計經(jīng)歷的我,當然也不例外。
  • 關(guān)鍵字: Altium  EDA  

基于EDA技術(shù)的數字鐘設計與實(shí)現

  • 摘要:為使數字鐘從電路設計、性能分析到設計出PCB版(即印制電路版)圖的整個(gè)過(guò)程能夠在計算機上自動(dòng)處理完成,從而縮短設計周期、提高設計效率、戰小設計風(fēng)險。本系統基于EDA技術(shù)的設計方法,提出一種采用P-MOS大規模
  • 關(guān)鍵字: EDA  數字鐘設計    

VHDL語(yǔ)言在EDA仿真中的應用

  • 隨著(zhù)電子技術(shù)的發(fā)展,數字系統的設計正朝高速度、大容量、小體積的方向發(fā)展,傳統的自 底而上的設計方法已難以適應形勢。EDA(Electronic Design Automation)技術(shù) 的應運而生,使傳統的電子系統設計發(fā)生了根本的變革。
  • 關(guān)鍵字: VHDL  EDA  仿真  中的應用    

IC設計面臨三重挑戰 EDA工具隨需應變

  •   芯片設計正在面臨復雜性日益進(jìn)步、低功耗設計需求無(wú)處不在、混合信號產(chǎn)品比例越來(lái)越大這三方面的挑戰。EDA(電子設計自動(dòng)化)工具也正在有針對性地進(jìn)行創(chuàng )新,來(lái)滿(mǎn)足芯片設計工程師的需求。   
  • 關(guān)鍵字: IC設計  EDA  

Protel 99SE在電路設計中的應用

  • 隨著(zhù)電子工業(yè)日新月異的發(fā)展,大規模集成電路的應用已越來(lái)越普遍。電子設計自動(dòng)化EDA(Eleetronic Design Automation)已成為不可逆轉的潮流。Protel就是一套建立在PC環(huán)境下的EDA開(kāi)發(fā)工具。自1991年以來(lái)Protel已經(jīng)成為
  • 關(guān)鍵字: EDA  

展訊實(shí)現其首款40納米產(chǎn)品的一次性流片成功

  • ????????Cadence端到端芯片實(shí)現流程幫助基帶芯片生產(chǎn)商提高生產(chǎn)力、改進(jìn)預測準確性以及縮短產(chǎn)品上市時(shí)間    全球領(lǐng)先的電子設計創(chuàng )新企業(yè)Cadence設計系統公司,宣布總部位于上海的無(wú)線(xiàn)通信基帶和RF處理器解決方案領(lǐng)先供應商展訊通信有限公司已將其芯片設計流程成功遷移到Cadence Silicon Realization,并實(shí)現了其首款40納米低功耗GSM/GPRS/EDGE/TD-SCDMA/HSPA商用無(wú)線(xiàn)通信
  • 關(guān)鍵字: 展訊  40納米  Cadence  EDA  

自動(dòng)售貨機控制模塊VHDL程序設計及FPGA實(shí)現

  • 近年來(lái),隨著(zhù)集成電路技術(shù)的迅猛發(fā)展,特別是可編程邏輯器件的高速發(fā)展,EDA(ElectronicDesignAutomatio...
  • 關(guān)鍵字: EDA  FPGA  VHDL  Quartus  

IC設計中Accellera先進(jìn)庫格式語(yǔ)言與EDA工具的結合

  • 先進(jìn)庫格式(ALF)是一種提供了庫元件、技術(shù)規則和互連模型的建模語(yǔ)言,不同抽象等級的ALF模型能被EDA同時(shí)用于IC規劃、原型制作、實(shí)現、分析、優(yōu)化和驗證等應用中。本文在介紹ALF概念的基礎上,詳細討論了使用ALF時(shí)庫元
  • 關(guān)鍵字: Accellera  EDA  IC設計    

二階有源低通濾波電路的設計與分析

  • 摘要 設計一種壓控電壓源型二階有源低通濾波電路,并利用Multisim10仿真軟件對電路的頻率特性、特征參量等進(jìn)行了仿真分析,仿真結果與理論設計一致,為有源濾波器的電路設計提供了EDA手段和依據。
    關(guān)鍵詞 二階有源低
  • 關(guān)鍵字: 濾波器  EDA  仿真  

電子搶答器的EDA設計與實(shí)現

  • 以現場(chǎng)可編程邏輯器件(FPGA)為設計載體,以硬件描述語(yǔ)言(VHDL)為主要表達方式,以OuartusⅡ開(kāi)發(fā)軟件和GW48EDA開(kāi)發(fā)系統為設計工具,闡述了電子搶答器的工作原理和軟硬件實(shí)現方法。并對所設計的電子搶答器進(jìn)行了時(shí)序仿真和硬件驗證。
  • 關(guān)鍵字: 實(shí)現  設計  EDA  電子  

探索性數據分析(EDA),你會(huì )使用嗎?

  •   所謂探索性數據分析(Exploratory Data Analysis,以下簡(jiǎn)稱(chēng)EDA),是指對已有的數據(特別是調查或觀(guān)察得來(lái)的原始數據)在盡量少的先驗假定下進(jìn)行探索,通過(guò)作圖、制表、方程擬合、計算特征量等手段探索數據的結構和規律的一種數據分析方法。特別是當我們對這些數據中的信息沒(méi)有足夠的經(jīng)驗,不知道該用何種傳統統計方法進(jìn)行分析時(shí),探索性數據分析就會(huì )非常有效。探索性數據分析在上世紀六十年代被提出,其方法由美國著(zhù)名統計學(xué)家約翰·圖基(John Tukey)命名。   
  • 關(guān)鍵字: EDA  數據分析  

eda技術(shù)軟件有哪些

  • eda常用技術(shù)軟件有哪些呢? EDA技術(shù)是在電子CAD技術(shù)基礎上發(fā)展起來(lái)的計算機軟件系統,是指以計算機為工作平臺,融合了應用電子技術(shù)、計算機技術(shù)、信息處理及智能化技術(shù)的最新成果,進(jìn)行電子產(chǎn)品的自動(dòng)設計?!?/li>
  • 關(guān)鍵字: eda  軟件    
共717條 29/48 |‹ « 27 28 29 30 31 32 33 34 35 36 » ›|

mda-eda介紹

您好,目前還沒(méi)有人創(chuàng )建詞條mda-eda!
歡迎您創(chuàng )建該詞條,闡述對mda-eda的理解,并與今后在此搜索mda-eda的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>