<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> g8.5

賽靈思推出65nm FPGA Virtex-5的PCI Express開(kāi)發(fā)套件

  • 賽靈思公司宣布推出基于業(yè)界第一個(gè)列入PCI SIG集成商列表的65nm FPGA- Virtex-5的 PCI Express開(kāi)發(fā)套件。包括一個(gè)開(kāi)發(fā)套件和協(xié)議包文件在內的完全解決方案可幫助設計人員加快1-8路 PCIe 應用的設計,可幫助客戶(hù)加快通信和網(wǎng)絡(luò )、視頻和廣播、存儲和計算、工業(yè)以及航空和國防等多種市場(chǎng)應用的產(chǎn)品速度。該開(kāi)發(fā)套件為設計人員評估并放心地利用賽靈思PCI Express端點(diǎn)模塊完成設計提供了所需要的一切。 賽靈思Virtex-5 FPGA內建PCI Express端點(diǎn)模塊和低功耗3.2G
  • 關(guān)鍵字: 65nm  FPGA  Virtex-5  單片機  嵌入式系統  賽靈思  

賽靈思公司新推VIRTEX-5協(xié)議包

  •   賽靈思公司(Xilinx, Inc.)宣布推出用于其65nm Virtex-5系列 FPGA的PCI Express®、千兆以太網(wǎng)和XAUI協(xié)議包。同時(shí),賽靈思公司還發(fā)布了針對SONET OC-48/SDH STM-16 和 CPRI(通用公共無(wú)線(xiàn)電接口)的特定協(xié)議特性描述報告。每一項標準協(xié)議包都包括針對特定協(xié)議物理層的特性描述報告、互操作性和兼容性報告、IP內核以及技術(shù)文檔,支持用戶(hù)高效且低風(fēng)險地在Virtex™-5 FPGA中實(shí)現標準的高速串行協(xié)議。   “賽靈思公司不僅僅提
  • 關(guān)鍵字: FPGA  VIRTEX-5  單片機  嵌入式系統  賽靈思  

SYNPLICITY為XILINX高性能VIRTEX-5 SXT DSP平臺推出全套設計解決方案

  •   Synplicity宣布其綜合軟件與DSP 綜合軟件解決方案能夠立即為 Xilinx的 Virtex-5 SXT FPGA(這也是其專(zhuān)為高性能數字信號處理技術(shù) (DSP) 精心優(yōu)化的 65 納米 FPGA 系列中的最新產(chǎn)品)提供全面設計支持。   Synplicity 的 Synplify Pro 邏輯綜合軟件與 Synplify D
  • 關(guān)鍵字: DSP平  SXT  SYNPLICITY  VIRTEX-5  XILINX  單片機  嵌入式系統  設計解決方案  

利用Virtex-5 FPGA實(shí)現更高的性能

  • 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構建模塊,特別是新的ExpressFabric™技術(shù)。以針對邏輯和算術(shù)功能的量化預期性能改進(jìn)為例,我將探究ExpressFabric架構的主要功能?;趯?shí)際客戶(hù)設計的基準將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
  • 關(guān)鍵字: FPGA  Virtex-5  單片機  嵌入式系統  

賽靈思宣布交付性能最高的DSP平臺——VIRTEX-5 SXT FPGA

  •   賽靈思宣布開(kāi)始向市場(chǎng)交付針對高性能數字信號處理(DSP)而優(yōu)化的65 nm Virtex-5 SXT現場(chǎng)可編程門(mén)陣列(FPGA)器件的首批產(chǎn)品。SXT平臺創(chuàng )造了DSP性能的行業(yè)新紀錄——550MHz下性能達352 GMAC,而且動(dòng)態(tài)功率較上一代90nm器件相比降低35%。此外,SXT平臺還是第一個(gè)集成了串行收發(fā)器的DSP優(yōu)化的FPGA產(chǎn)品系列。   通過(guò)三款可滿(mǎn)足下一代無(wú)線(xiàn)和視頻應用對超高DSP帶寬和更低系統成本要求的新器件,Virtex-5 SXT平
  • 關(guān)鍵字: DSP平臺  FPGA  SXT  VIRTEX-5  單片機  交付性  嵌入式系統  賽靈思  

利用Virtex-5 FPGA實(shí)現更高的性能

  • 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構建模塊,特別是新的ExpressFabric™技術(shù)。以針對邏輯和算術(shù)功能的量化預期性能改進(jìn)為例,我將探究ExpressFabric架構的主要功能?;趯?shí)際客戶(hù)設計的基準將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
  • 關(guān)鍵字: FPGA  Virtex-5  單片機  嵌入式系統  

SYNPLICITY CERTIFY軟件全面支持XILINX VIRTEX-5 FPGA簡(jiǎn)化ASIC原型驗證過(guò)程

  •   Synplicity宣布其Certify® ASIC RTL 原型設計軟件增強了對 Xilinx Virtex™-5 系列的 65 納米 FPGA 的支持。Certify 軟件是業(yè)界首款支持多個(gè) FPGA 進(jìn)行 ASIC 原型設計的產(chǎn)品。Certify 工具將多芯片分組技術(shù)與業(yè)界一流的 FPGA 綜合技術(shù)
  • 關(guān)鍵字: ASIC原型驗證  CERTIFY軟件  FPGA  SYNPLICITY  VIRTEX-5  XILINX  單片機  嵌入式系統  

利用Virtex-5 FPGA實(shí)現更高性能的方法

  • 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過(guò)程中受益于Xilinx? 的Virtex?-5 FPGA構建模塊,特別是新的ExpressFabric?技術(shù)。以針對邏輯和算術(shù)功能的量化預期性能改進(jìn)為例,我將探究ExpressFabric架構的主要功能?;趯?shí)際客戶(hù)設計的基準將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一代Virtex-4 FPGA要高
  • 關(guān)鍵字: FPGA  Virtex-5  單片機  邏輯構造  嵌入式系統  

賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標準測試的FPGA

  • 通過(guò)PCI EXPRESS兼容性測試 -  賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標準測試的FPGA 經(jīng)驗證的解決方案使用戶(hù)可快速采用業(yè)界速度最快的、內建低功耗PCI Express 端點(diǎn)模塊和串行收發(fā)器的65nm FPGA     靈思公司( Xilinx, Inc. (NASDAQ: XLNX))宣布其Virtex™-5&nbs
  • 關(guān)鍵字: FPGA  v1.1標準測試  單片機  嵌入式系統  賽靈思VIRTEX-5  

賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標準測試的FPGA

  • 通過(guò)PCI EXPRESS兼容性測試 -  賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標準測試的FPGA 經(jīng)驗證的解決方案使用戶(hù)可快速采用業(yè)界速度最快的、內建低功耗PCI Express 端點(diǎn)模塊和串行收發(fā)器的65nm FPGA     賽靈思公司宣布其Virtex™-5 LXT FPGA通過(guò)了最新的PCI Express端點(diǎn) v1.1
  • 關(guān)鍵字: FPGA  v1.1標準  VIRTEX-5  測試  單片機  嵌入式系統  賽靈思  測試測量  

POWER 5獲巨大成功 IBM服務(wù)器占據市場(chǎng)33.7%

  •   Gartner公司日前宣布,2006年第3季度IBM服務(wù)器全球銷(xiāo)售額排名第一,與去年同期相比銷(xiāo)售額市場(chǎng)份額從32.7%提高到33.7% 。    IBM指出,該增長(cháng)主要得益于對公司具有高度戰略意義的大型機和刀片服務(wù)器領(lǐng)域的持續領(lǐng)先,以及POWER 5+架構對UNIX的深遠影響。    IBM以43.9%的銷(xiāo)售額市場(chǎng)份額和38%的出貨量份額,連續第十個(gè)季度保持在刀片服務(wù)器市場(chǎng)的領(lǐng)導地位。在第3季度中,IBM憑借其CoolBlue™電源管理技術(shù)和基于A(yíng)M
  • 關(guān)鍵字: 5  IBM服務(wù)器  POWER  市場(chǎng)  通訊  網(wǎng)絡(luò )  無(wú)線(xiàn)  

賽靈思面向最新VIRTEX-5 LXT平臺推出完整的邏輯設計解決方案

  • 最新的8.2i升級了ISE,PlanAhead和Chipscope Pro設計軟件 加速設計收斂并為Virtex-5 LXT FPGA提供增強的生產(chǎn)力   賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))宣布面向最新Virtex™-5 LXT FPGA平臺推出完整的邏輯設計解決方案,包含升級版集成軟件環(huán)境(ISE™)設計工具。Virtex™-5&nbs
  • 關(guān)鍵字: LXT平  VIRTEX-5  單片機  解決方案  邏輯設計  嵌入式系統  賽靈思  

Avago為汽車(chē)應用推出0.5 W高亮度LED

  • Avago Technologies(安華高科技)為汽車(chē)應用推出業(yè)內最小的0.5 W高亮度LED 袖珍的紅色-橙色和琥珀色Envisium Power PLCC-4表面封裝LED為汽車(chē)外部照明設計提供全新的靈活性 Avago Technologies(安華高科技)宣布推出業(yè)內第一款符合汽車(chē)行業(yè)標準的PLCC-4表面封裝(SMT)的0.5 W高亮度紅色-橙色和琥珀色發(fā)光二極管(LED)。這一全新的0.5 W Power 
  • 關(guān)鍵字: 0.5  Avago  LED  W  安華高科技  高亮度  汽車(chē)電子  汽車(chē)應用  發(fā)光二極管  LED  汽車(chē)電子  

東芝與聯(lián)華制造的Xilinx 65納米Virtex-5 FPGA元件

  • 兩款由日本東芝與臺灣聯(lián)華電子制造的Xilinx 65納米Virtex-5 FPGA元件 由Chipworks 率先披露元件的內部結構 分析報告現已接受客戶(hù)訂購 Chipworks 公司宣布,已分析Xilinx公司采用65納米制程的XC5VLX50Virtex-5 FPGA兩個(gè)元件樣本。其中一款元件由數位消費市場(chǎng)65納米技術(shù)的領(lǐng)導廠(chǎng)商日本東芝公司制造;而另一款元件則由另一業(yè)界先鋒臺灣聯(lián)華電子制造,亦是Xilinx過(guò)去10多年來(lái)的主要晶圓代工伙伴。Chipwo
  • 關(guān)鍵字: 65納米  FPGA  Virtex-5  Xilinx  單片機  東芝  聯(lián)華  嵌入式系統  

賽靈思XtremeDSP開(kāi)發(fā)工具降低功耗

  • 賽靈思XtremeDSP開(kāi)發(fā)工具降低功耗并擴展Virtex-5 DSP應用的性能 AccelDSP及System Generator for DSP 8.2版本工具支持65nm Virtex-5 LX及LXT FPGA 賽靈思公司宣布其8.2 版本的XtremeDSP™開(kāi)發(fā)工具上市。這些工具包括System Generator for DSP及AccelDSP™,
  • 關(guān)鍵字: DSP  Virtex-5  XtremeDSP  單片機  開(kāi)發(fā)工具  嵌入式系統  賽靈思  
共365條 24/25 |‹ « 16 17 18 19 20 21 22 23 24 25 »

g8.5介紹

您好,目前還沒(méi)有人創(chuàng )建詞條g8.5!
歡迎您創(chuàng )建該詞條,闡述對g8.5的理解,并與今后在此搜索g8.5的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>