<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga

FPGA最小系統電路分析:下載配置與調試接口電路設計

  • 下載配置與調試接口電路設計FPGA是SRAM型結構,本身并不能固化程序。因此FPGA需要一片Flash結構的配置芯片來(lái)存儲邏輯配置信息,用于進(jìn)行上電配置。以Altera公司的FPGA為例,配置芯片分為串行(EPCSx系列)和并行(EPCx系
  • 關(guān)鍵字: FPGA  最小系統  電路分析  下載    

基于A(yíng)GC算法的音頻信號處理方法及FPGA實(shí)現

  • 隨著(zhù)現代通信技術(shù)的廣泛使用,通信企業(yè)問(wèn)的競爭不斷加劇,為提升自身的競爭優(yōu)勢,通信企業(yè)需要將其通信信號的質(zhì)量提升,并提高通信系統各項指標的穩定性、安全性、高效性。在音頻信號處理方法及FPGA實(shí)現中,采用AGC
  • 關(guān)鍵字: AGC  FPGA  音頻信號處理  

使用FPGA實(shí)現高效并行實(shí)時(shí)上采樣

  • 采樣就是采集模擬信號的樣本。通常采樣指的是下采樣,也就是對信號的抽取。其實(shí),上采樣和下采樣都是對數字信號進(jìn)行重采,重采的采樣率與原來(lái)獲得該數字信號的采樣率比較,大于原信號的稱(chēng)為上采樣,小于的則稱(chēng)為下采
  • 關(guān)鍵字: FPGA    上采樣    FIR濾波器  

使用新型 Virtex FPGA 開(kāi)發(fā)小型軟件無(wú)線(xiàn)電平臺:SFF SDR

  • SFF SDR(小型軟件定義無(wú)線(xiàn)電)開(kāi)發(fā)平臺是一種模塊化的 RF/IF/基帶平臺(圖 1 和圖 2)。該平臺展示了 Xilinx 和德州儀器 (Texas Instruments, TI) 的最新芯片產(chǎn)品以及最新高級設計流程和軟件架構。 這個(gè)平臺還為手持設備
  • 關(guān)鍵字: Virtex  FPGA  SFF  SDR    

FPGA的機載合成孔徑雷達數字信號處理機接口板卡的設計與實(shí)現

  • 機載合成孔徑雷達(Synthetic Aperture Radar,簡(jiǎn)稱(chēng)SAR)是以“合成孔徑”原理和脈沖壓縮技術(shù)為理論基礎,以高速數字處理和精確運動(dòng)補償為前提條件的高分辨率成像雷達#65377;對于機載合成孔徑雷達成像處理來(lái)講
  • 關(guān)鍵字: FPGA  機載  合成孔徑  雷達數字    

基于層次型AdaBoost檢測算法的快速人臉檢測在FPGA上的實(shí)現

  • 人臉檢測是指對于給定的圖像或視頻,判斷其中是否存在人臉,如果存在,則進(jìn)一步確定人臉的個(gè)數、具體位置以及大小的過(guò)程[1]。作為一個(gè)模式識別問(wèn)題,人臉檢驗包含兩個(gè)方面的內容,一是特征提取,二是分類(lèi)方法設計。近
  • 關(guān)鍵字: AdaBoost  FPGA  檢測算法  人臉檢測    

基于指紋識別的大學(xué)生體育鍛煉管理系統

  • 一、項目概述1.1 引言人的指紋是生物特征之一。指紋識別是生物識別技術(shù)中最為成熟的, 其唯一性、穩定性, 一直都被視為身份鑒別的可靠手段之一。在當今大學(xué)生活中,大學(xué)生的身體素質(zhì)逐漸達不到標準,需要學(xué)校引導學(xué)
  • 關(guān)鍵字: 指紋識別  FPGA  傳感器  特征點(diǎn)提取  

基于VHDL的洗衣機控制器的設計

  • 摘要:為降低設計成本,縮短設計周期,提出一種基于VHDL的洗衣機控制器的設計方案。該方案采用模塊化的設計思想,并使用狀態(tài)機完成控制模塊的設計。整個(gè)系統在QuartusⅡ開(kāi)發(fā)平臺上完成設計、編譯和仿真,并在FPGA硬件
  • 關(guān)鍵字: 洗衣機控制器  狀態(tài)機  FPGA  VHDL  QuartusⅡ  

PID算法的FPGA實(shí)現

  • 1.引言在許多現代化的工業(yè)生產(chǎn)如冶金、電力等,實(shí)現對溫度的精度控制至關(guān)重要的,不僅直接影響著(zhù)產(chǎn)品的質(zhì)量,而且還關(guān)系到生產(chǎn)安全、能源節約等一系列重大經(jīng)濟指標。PID控制由于其魯棒性好,可靠性高,在常規的溫度
  • 關(guān)鍵字: FPGA    PID算法  

低成本人機交互設計:基于FPGA的體感游戲

  • 體感游戲是視覺(jué)與本體感覺(jué)和動(dòng)作控制的集合,伴隨著(zhù)虛擬現實(shí)技術(shù)的迅猛發(fā)展,正逐步走入市場(chǎng)。為了達到視覺(jué)、運動(dòng)相結合的目的,采用加速度傳感器與VGA顯示器相結合的方法,通過(guò)戴有速度手套的手的運動(dòng)來(lái)完成對游戲
  • 關(guān)鍵字: 加速度傳感器    FPGA    VGA    體感游戲  

關(guān)于可編程邏輯,你可能已經(jīng)遺忘的8件事

  • 曾幾何時(shí),原理圖就是工程師們的一切,一張羊皮圖紙,一支自動(dòng)鉛筆,一把直尺,一個(gè)綠色邏輯模版,一塊橡皮擦,一塊金屬擦除模板,直到上世紀80年代,計算機的出現,使原理圖的制作技術(shù)得到了一個(gè)大的飛躍。到上世紀
  • 關(guān)鍵字: 可編程邏輯    FPGA    FPLA  

基于FPGA的水聲信號采集與存儲系統設計

  • 摘要:為實(shí)現對水聲信號的多通道同步采集并存儲,提出了一種基于FPGA的多通道信號同步采集、高速大容量實(shí)時(shí)存儲的系統設計方案,并完成系統的軟硬件設計。該系統的硬件部分采用模塊化設計,通過(guò)FPGA豐富的外圍接口實(shí)
  • 關(guān)鍵字: FPGA  水聲信號  同步采集  高速存儲  

便攜式邏輯分析儀的設計與實(shí)現

  • 摘要 介紹一種16通道便攜式邏輯分析儀,通過(guò)FPGA將高速數據采樣并緩存,采用USB控制芯片和FPCA協(xié)同控制將數據通過(guò)USB接口發(fā)送到電腦的上位機上顯示,簡(jiǎn)化了以往邏輯分析儀硬件電路部分,降低了邏輯分析儀的成本且便
  • 關(guān)鍵字: 邏輯分析儀  USB接口  FPGA  FIFO傳輸  

利用信號平均技術(shù),消除噪聲干擾,提升重復信號采樣的精準度

  • 許多高速數據采集應用,如激光雷達或光纖測試等,都需要從嘈雜的環(huán)境中采集小的重復信號,因此對于數據采集系統的設計來(lái)說(shuō),最大的挑戰就是如何最大限度地減少噪聲的影響。利用信號平均技術(shù),可以讓您的測量測試系統
  • 關(guān)鍵字: FPGA  DSP  PCIe-9852  網(wǎng)絡(luò )通信  多媒體處理  

通過(guò)FPGA設計安全的高級輔助駕駛系統

  • 隨著(zhù)道路上汽車(chē)數量的增加,我們需要更多的技術(shù)來(lái)進(jìn)一步減少交通事故。過(guò)去幾年,基于雷達和攝像機的新系統功能的出現使駕駛更加安全。很多高級輔助駕駛系統(ADAS)應用,如自動(dòng)巡航控制、道路偏離報警、交通信號標志
  • 關(guān)鍵字: FPGA  駕駛系統  汽車(chē)電子  
共6410條 97/428 |‹ « 95 96 97 98 99 100 101 102 103 104 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內部包括可 [ 查看詳細 ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>