<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga

FPGA與云端需求“不謀而合” 國產(chǎn)先從“中低端”發(fā)力

  • 在FPGA的傳統市場(chǎng),一直被經(jīng)營(yíng)了30多年的FPGA的美國四大家壟斷著(zhù),國產(chǎn)FPGA廠(chǎng)商雖然舉步維艱但近幾年在產(chǎn)品布局、發(fā)展策略方面發(fā)力已經(jīng)初見(jiàn)成效。
  • 關(guān)鍵字: FPGA  ADAS  

ASIC嶄露頭角 FPGA如何不淪為“過(guò)渡”品?

  • AI芯片不會(huì )是一兩顆芯片打遍天下,而一定是針對不同的應用類(lèi)型處理,由不同的芯片來(lái)支持,是很多款芯片的融合。FPGA、GPU、ASIC三大主要AI芯片將在很長(cháng)一段時(shí)間內同時(shí)存在。
  • 關(guān)鍵字: ASIC  FPGA  

Lattice:聚焦網(wǎng)絡(luò )邊緣計算的差異化市場(chǎng)

  •   延宕了一年之久的萊迪思(Lattice)收購案近期終于落下帷幕。由于受到特朗普的否決,Canyon Bridge對Lattice的收購要約可能告吹。雖然買(mǎi)賣(mài)不成,但lattice發(fā)展的腳步還是要繼續邁進(jìn)。根據其最新的動(dòng)態(tài)來(lái)看,lattice瞄準了網(wǎng)絡(luò )邊緣這一逐漸興起的領(lǐng)域。   目前的網(wǎng)絡(luò )中已經(jīng)有64億臺設備連接,此外還新增了550萬(wàn)臺新設備,因此物聯(lián)網(wǎng)的興起需要采用新的處理和分析需求的方法。充分利用物聯(lián)網(wǎng)需要在設備和云之間實(shí)現強大的無(wú)縫連接,同時(shí)消除計算問(wèn)題和隱私問(wèn)題。云計算結合IoT技術(shù)的能力意
  • 關(guān)鍵字: Lattice  FPGA  

讓FPGA更好地定制化,Achronix祭出custom blocks(定制單元塊)

  •   讓FPGA定制進(jìn)ASIC/SoC  顧名思義,FPGA就是“可編程”邏輯陣列,特點(diǎn)是通用性,利用編程實(shí)現各種功能。但是Achronix讓它定制化了??纯碅chronix怎么說(shuō)?! 】v觀(guān)FPGA的技術(shù)創(chuàng )新史,傳統FPGA制造商所關(guān)注的提供通用的可編程功能,例如上世紀80年代提供基于SRAM?LUT的功能,90年代推出嵌入式RAM存儲器,2000年代推出加強數學(xué)運算的DSP,2010年代加入SerDes和硬化的I/O協(xié)議。他們的共同特點(diǎn)是通用性強,因此一塊FPGA可以賣(mài)給不同的客戶(hù),但是缺少定制
  • 關(guān)鍵字: Achronix  FPGA  

萊迪思推出全新的低功耗MachXO3控制PLD器件,增強嵌入式I/O擴展和電路板級管理功能

  •   萊迪思半導體公司,客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應商,今日宣布廣受市場(chǎng)歡迎的MachXO3?控制PLD系列迎來(lái)新成員,可滿(mǎn)足通信和工業(yè)市場(chǎng)上不斷變化的設計需求。全新的MachXO3-9400器件提供低功耗1.2 V內核封裝選擇,適用于對散熱要求嚴苛的環(huán)境,為電機控制和電路板管理功能提供更多FPGA邏輯資源,為服務(wù)器和存儲應用提供更多I/O。為了幫助采用MachXO3器件進(jìn)行設計開(kāi)發(fā)的客戶(hù),萊迪思同時(shí)推出了性能強大且提供更多靈活性的評估板,支持各類(lèi)系統架構,包括電路板管理、嵌入式微控制器I
  • 關(guān)鍵字: 萊迪思  FPGA  

高云半導體發(fā)布新品,國產(chǎn)FPGA 產(chǎn)業(yè)劍露鋒芒

  • 2017年10月26日,高云半導體在上海召開(kāi)2017年度新品發(fā)布會(huì ),推出的GW1NS-2 SoC、GW3AT高性能FPGA和RISC-V平臺化產(chǎn)品。產(chǎn)品延續高云半導體創(chuàng )新血統,憑借精準的市場(chǎng)定位與完整的FPGA解決方案,旨在打造國產(chǎn)FPGA的民族品牌。
  • 關(guān)鍵字: FPGA  高云半導體  

電路設計常見(jiàn)的八個(gè)誤區

  •   現象一:這板子的PCB設計要求不高,就用細一點(diǎn)的線(xiàn),自動(dòng)布吧  點(diǎn)評:自動(dòng)布線(xiàn)必然要占用更大的PCB面積,同時(shí)產(chǎn)生比手動(dòng)布線(xiàn)多好多倍的過(guò)孔,在批量很大的產(chǎn)品中,PCB廠(chǎng)家降價(jià)所考慮的因素除了商務(wù)因素外,就是線(xiàn)寬和過(guò)孔數量,它們分別影響到PCB的成品率和鉆頭的消耗數量,節約了供應商的成本,也就給降價(jià)找到了理由?! ‖F象二:這些總線(xiàn)信號都用電阻拉一下,感覺(jué)放心些?! ↑c(diǎn)評:信號需要上下拉的原因很多,但也不是個(gè)個(gè)都要拉。上下拉電阻拉一個(gè)單純的輸入信號,電流也就幾十微安以下,但拉一個(gè)被驅動(dòng)了的信號,其電流將達
  • 關(guān)鍵字: PCB  FPGA  

市場(chǎng)被國際大廠(chǎng)壟斷,高云半導體靠啥為國產(chǎn)FPGA正名?

  •   廣東高云半導體科技股份有限公司(以下簡(jiǎn)稱(chēng)“高云半導體”)于10月26日在上海東錦江希爾頓逸林酒店隆重召開(kāi)2017年度新產(chǎn)品發(fā)布會(huì ),發(fā)布了小而專(zhuān)的GW1NS-2 SoC、高精尖的GW3AT高性能FPGA和RISC-V平臺化產(chǎn)品。        縱觀(guān)高云半導體發(fā)展史,這是一家成立(2014年1月)到現在僅三年多的一家初創(chuàng )企業(yè),據官網(wǎng)資料顯示:“其首期投資5億元人民幣,旨在成為中國擁有自主知識產(chǎn)權,以55納米工藝級別以上的FPGA芯片為主導產(chǎn)品的集成電
  • 關(guān)鍵字: 高云  FPGA  

FPGA電子電路設計圖集錦TOP12 —電路圖天天讀(105)

  • FPGA電子電路設計圖集錦TOP12 —電路圖天天讀(105)-作為專(zhuān)業(yè)集成電路領(lǐng)域中的半定制電路而出現的FPGA,不但解決了定制電路的不足,而且克服了原有可編程器件因門(mén)電路數有限的而產(chǎn)生的缺點(diǎn)。
  • 關(guān)鍵字: 智能硬件  MCU  FPGA  

基于FPGA水磁無(wú)刷直流電機控制電路

  • 基于FPGA水磁無(wú)刷直流電機控制電路-主要介紹基于現場(chǎng)可編程門(mén)陣列及EDA方法學(xué)的永磁無(wú)刷直流電機控制系統的電子電路設計。
  • 關(guān)鍵字: 智能硬件  FPGA  控制電路  BLDC  

FT245BM與FPGA的USB接口電路設計

  • FT245BM與FPGA的USB接口電路設計-USB總線(xiàn)因其傳輸速度快、占用資源少以及真正的即插即用等諸多優(yōu)點(diǎn),受到了廣大開(kāi)發(fā)者的青睞,已經(jīng)成為很多計算機設備的一種基本配置。
  • 關(guān)鍵字: FPGA  USB  接口電路  

FPGA/CPLD數字電路原理解析

  • FPGA/CPLD數字電路原理解析-當產(chǎn)生門(mén)控時(shí)鐘的組合邏輯超過(guò)一級時(shí),證設計項目的可靠性變得很困難。即使樣機或仿真結果沒(méi)有顯示出靜態(tài)險象,但實(shí)際上仍然可能存在著(zhù)危險。通常,我們不應該用多級組合邏輯去鐘控PLD設計中的觸發(fā)器。
  • 關(guān)鍵字: 智能硬件  MCU  FPGA  
共6410條 44/428 |‹ « 42 43 44 45 46 47 48 49 50 51 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內部包括可 [ 查看詳細 ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>