<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga

如何采用FPGA協(xié)處理器實(shí)現算法加速

  • 本文主要研究了代碼加速和代碼轉換到硬件協(xié)處理器的方法。
  • 關(guān)鍵字: FPGA  協(xié)處理器  算法    

基于FPGA的UARTl6550的設計

  • 1 引 言   UART(Universal Asynchronous Receiver/Transmitter,通用異步收發(fā)器)是用于控制CPU與串行設備通信的芯片,將由CPU傳送過(guò)來(lái)的并行數據轉換為輸出的串行數據流。將系統外部來(lái)的串行數據轉換為字節,供系統內部使用并行數據的器件使用。他可以在輸出的串行數據流中加人奇偶校驗位和啟停標記,并對從外部接收的數據流進(jìn)行奇偶校驗以及刪除啟停標記。常見(jiàn)UART主要有INS8250,PC16450和PCI6550,其中16550發(fā)送和接收都帶有16 B的FIFO
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  UARTl6550  嵌入式  

基于FPGA的可擴展高速FFT處理器的設計與實(shí)現

  • 本文提出了基于FPGA實(shí)現傅里葉變換點(diǎn)數可靈活擴展的流水線(xiàn)FFT處理器的結構設計以及各功能模塊的算法實(shí)現
  • 關(guān)鍵字: FPGA  FFT  處理器    

FPGA的DSP性能揭秘

  • “今天,FPGA越來(lái)越多地應用在多種DSP中。我們預計這一趨勢在未來(lái)幾年會(huì )更加明顯?!泵绹{查機構Berkeley設計技術(shù)公司做了上述預測。以Xilinx和Altera為主的兩大FPGA廠(chǎng)商多年前就涉足了DSP應用領(lǐng)域,近一、兩年,隨著(zhù)3G通信、視頻成像等領(lǐng)域的發(fā)展,FPGA for DSP(FPGA的DSP)再次成為了熱點(diǎn)。為什么會(huì )用FPGA做DSP?Xilinx中國區運營(yíng)總經(jīng)理吳曉東從DSP的概念上進(jìn)行了分析:DSP表示數字信號處理器,也可以表示為數字信號處理—并不代表某一種芯片。實(shí)際上,數字信號處理
  • 關(guān)鍵字: 0706_A  DSP  FPGA  單片機  嵌入式系統  雜志_專(zhuān)題  

FPGA for DSP的精彩問(wèn)答

  • 問(wèn):現在DSP跟微處理器結合的情況比較多,實(shí)現DSP功能的FPGA是否也要和微處理器合作?答:現在90%以上的FPGA都運用在處理器上,這也正是FPGA這方面的優(yōu)勢。你可以用FPGA的邏輯搭建一個(gè)軟處理器,也可以選用具有內嵌硬處理器的產(chǎn)品。因此,可以很容易在FPGA上實(shí)現微處理器的性能。 問(wèn):FPGA已經(jīng)能夠實(shí)現DSP,為何還要專(zhuān)門(mén)開(kāi)發(fā)為DSP應用的FGPA?答:首先,所有的FPGA都有乘法器,如果你可以拿這些乘法器做數字信號處理,但是不是最優(yōu)化的。例如,如果你選擇Xilinx Spartan的產(chǎn)品,你
  • 關(guān)鍵字: 0706_A  DSP  FPGA  單片機  嵌入式系統  雜志_專(zhuān)題  

基于FPGA的輪詢(xún)合路的設計和實(shí)現

  • 針對高密度接口設計中基于字節處理和整包處理的轉換問(wèn)題,本文提出了分片輪詢(xún)調度和改進(jìn)式欠賬輪詢(xún)調度相結合的調度策略
  • 關(guān)鍵字: FPGA  輪詢(xún)合路    

基于FPGA的位寬可擴展多路組播復制的實(shí)現

  • 用VHDL語(yǔ)言在FPGA內部編程實(shí)現組播復制。本文介紹其實(shí)現方法,并給出了時(shí)序仿真波形。通過(guò)擴展,該設計可以支持多位寬、多路復制,因而具有較好的應用前景。
  • 關(guān)鍵字: FPGA  位寬  多路    

具有多個(gè)電壓軌的FPGA和DSP電源設計實(shí)例(二)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: DSP  電源設計  FPGA  德州儀器  

具有多個(gè)電壓軌的FPGA和DSP電源設計實(shí)例(一)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: DSP  電源設計  FPGA  

基于FPGA的二值圖像連通域標記快速算法實(shí)現

  • 摘  要:針對高速圖像目標實(shí)時(shí)識別和跟蹤任務(wù),需要利用系統中有限的硬件資源實(shí)現高速、準確的二值圖像連通域標記,提出了一種適合FPGA實(shí)現的二值圖像連通域標記快速算法。算法以快捷、有效的方式識別、并記錄區域間復雜的連通關(guān)系。與傳統的二值圖像標記算法相比,該算法具有運算簡(jiǎn)單性、規則性和可擴展性的特點(diǎn)。利用FPGA實(shí)現該算法時(shí),能夠準確有效的識別出圖像中復雜的連通關(guān)系,產(chǎn)生正確的標記結果。在100MHz工作時(shí)鐘下,處理384
  • 關(guān)鍵字: FPGA  單片機  二值圖像連通域標記  嵌入式系統  

基于FPGA的高速可變周期脈沖發(fā)生器的設計

  • 1 引 言 要求改變脈沖周期和輸出脈沖個(gè)數的脈沖輸出電路模塊在許多工業(yè)領(lǐng)域都有運用。采用數字器件設計周期和輸出個(gè)數可調節的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點(diǎn),本文采用Atelra公司的可編程芯片FPGA設計了一款周期和輸出個(gè)數可變的脈沖發(fā)生器。經(jīng)過(guò)板級調試獲得良好的運行效果。 2 總體設計思路 脈沖的周期由高電平持續時(shí)間與低電平持續時(shí)間共同構成,為了改變周期,采用兩個(gè)計數器來(lái)分別控制高電平持續時(shí)間和低電平持續時(shí)間。計數器采用可并行加載初始值的N位減法計數器。設定:當要求的高電平
  • 關(guān)鍵字: FPGA  單片機  脈沖發(fā)生器  嵌入式系統  

FPGA所需的電源供應:深入分析

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: 美國國家半導體公司  FPGA  DC/DC  

基于FPGA的IDE硬盤(pán)接口卡的實(shí)現

  • 引言 本文采用FPGA實(shí)現了IDE硬盤(pán)接口協(xié)議。系統提供兩套符合ATA-6規范的IDE接口,一個(gè)與普通IDE硬盤(pán)連接,另一個(gè)與計算機主板上的IDE接口相連。系統采用FPGA實(shí)現接口協(xié)議,完成接口數據的截獲、處理(在本文中主要是數據加密)和轉發(fā),支持PIO和Ultra DMA兩種數據傳輸模式。下面重點(diǎn)介紹用FPGA實(shí)現接口協(xié)議的方法。 1 IDE接口協(xié)議簡(jiǎn)介 1.1 IDE接口引腳定義 IDE(Integrated Drive Electronics)即“電子集成驅動(dòng)器”,又稱(chēng)為ATA接口。表1列
  • 關(guān)鍵字: FPGA  IDE硬盤(pán)  單片機  嵌入式系統  存儲器  

基于A(yíng)RM和FPGA的多功能車(chē)輛總線(xiàn)嵌入式系統設計

  • 基于A(yíng)RM和FPGA的多功能車(chē)輛總線(xiàn)嵌入式系統設計,本文介紹了一種基于A(yíng)RM和FPGA,從軟件到硬件完全自主開(kāi)發(fā)多功能車(chē)輛總線(xiàn)(Multifunction Vehicle Bus)MVB嵌入式系統的設計和實(shí)現。
  • 關(guān)鍵字: 嵌入式  系統  設計  總線(xiàn)  多功能車(chē)  ARM  FPGA  基于  

賽靈思推出新型完整FPGA解決方案

  •   賽靈思公司宣布推出支持DDR2 SDRAM接口的低成本Spartan™-3A FPGA開(kāi)發(fā)套件、支持多種高性能存儲器接口(I/Fs)的Virtex™-5 FPGA 開(kāi)發(fā)平臺(ML-561) ,以及存儲器接口生成器(MIG)軟件1.7版本。這些完整的解決方案使FPGA用戶(hù)能夠快速實(shí)施并驗證在不同數據速率和總線(xiàn)寬度下的專(zhuān)用存儲器接口設計,從而加快產(chǎn)品的上市時(shí)間。   這些包括器件特性描述、數據輸入電路以及存儲器控制器的解決方案,均已在使用了美光科技公司(Micron Techn
  • 關(guān)鍵字: FPGA  單片機  嵌入式系統  賽靈思  
共6410條 409/428 |‹ « 407 408 409 410 411 412 413 414 415 416 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內部包括可 [ 查看詳細 ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>