EEPW首頁(yè) >>
主題列表 >>
fpga
fpga 文章 進(jìn)入fpga技術(shù)社區
利用Altera增強型配置片實(shí)現FPGA動(dòng)態(tài)配置
- 1. 引言 在當今復雜數字電路設計中,大多采用以"嵌入式微控制器+FPGA"為核心的體系結構此體系結構中FPGA配置效率和靈活性的差異影響了產(chǎn)品的開(kāi)周期和產(chǎn)品升級的易施性。傳統的FPGA配置方案(例如調試階段的專(zhuān)用下載電纜方式。成品階段的專(zhuān)用配置片方式)在成本、效率、靈活性方面都存在著(zhù)明顯不足。針對這樣的實(shí)際問(wèn)題,基于嵌入式微控制器與FPGA廣泛共存于復雜數字系統的背景,借鑒軟件無(wú)線(xiàn)電"一機多能"的思想,提出了一種對現有傳統FPGA配置方案硬件電路稍做調整并增加部分軟件功能。即可實(shí)現FPGA動(dòng)態(tài)配置的方
- 關(guān)鍵字: Altera FPGA 單片機 配置 嵌入式系統
JPEG2000中嵌入式塊編碼的FPGA設計
- 隨著(zhù)多媒體市場(chǎng)的迅猛發(fā)展,百萬(wàn)像素的數碼相機、各種功能強大的彩屏手機等數字消費產(chǎn)品逐漸普及。這些多媒體應用均需要處理高質(zhì)量、高分辨率的大圖像,這對存儲介質(zhì)的容量和傳輸信道的帶寬都提出了新要求。圖像壓縮的國際標準JPEG已不能滿(mǎn)足這些新的要求,而且它在低碼率時(shí)還存在著(zhù)方塊效率。因此,從1997年開(kāi)始,JPEG委員會(huì )就致力于開(kāi)發(fā)新的靜態(tài)圖像壓縮標準JPEG2000,并在2000年8月形成了最終經(jīng)濟核草案,在2000年12月使其成為了國標標準。 JPEG2000相比JPE
- 關(guān)鍵字: FPGA JPEG2000 單片機 嵌入式系統
Harris新視頻廣播路由器線(xiàn)路選用Altera Stratix II GX FPGA
- Altera公司宣布,Harris公司在最近推出的Platinum™視頻廣播路由器線(xiàn)路中采用了Stratix® II GX開(kāi)發(fā)套件和3Gbps串行數字接口(SDI)知識產(chǎn)權(IP) MegaCore®功能,使其開(kāi)發(fā)時(shí)間縮短了幾個(gè)月。 Harris廣播通信部總裁Tim Thorsteinson評論說(shuō):“Altera的SDI解決方案幫助我們節省了工程時(shí)間,保證了高清晰信號完整性。Altera為我們提供全面的開(kāi)發(fā)支持,包括高質(zhì)量MegaCore,提高了我們工程團隊的效能,使
- 關(guān)鍵字: Altera FPGA Stratix 單片機 嵌入式系統
賽靈思推出65nm FPGA Virtex-5的PCI Express開(kāi)發(fā)套件
- 賽靈思公司宣布推出基于業(yè)界第一個(gè)列入PCI SIG集成商列表的65nm FPGA- Virtex-5的 PCI Express開(kāi)發(fā)套件。包括一個(gè)開(kāi)發(fā)套件和協(xié)議包文件在內的完全解決方案可幫助設計人員加快1-8路 PCIe 應用的設計,可幫助客戶(hù)加快通信和網(wǎng)絡(luò )、視頻和廣播、存儲和計算、工業(yè)以及航空和國防等多種市場(chǎng)應用的產(chǎn)品速度。該開(kāi)發(fā)套件為設計人員評估并放心地利用賽靈思PCI Express端點(diǎn)模塊完成設計提供了所需要的一切。 賽靈思Virtex-5 FPGA內建PCI Express端點(diǎn)模塊和低功耗3.2G
- 關(guān)鍵字: 65nm FPGA Virtex-5 單片機 嵌入式系統 賽靈思
將低成本FPGA用于視頻和圖像處理
- FPGA已經(jīng)存在了十幾年的時(shí)間,在傳統概念中,FPGA價(jià)格昂貴,設計門(mén)檻較高,多用于通信和高端工業(yè)控制領(lǐng)域。最近幾年,低成本FPGA不斷推陳出新。半導體工藝的進(jìn)步不僅帶來(lái)FPGA成本的降低,還使其性能顯著(zhù)提升,同時(shí)不斷集成一些新的硬件資源,比如內嵌DSP塊、內嵌RAM塊、鎖相環(huán)(PLL)、高速外部存儲器接口(DDR/DDR2)、高速LVDS接口等。在A(yíng)ltera公司90nm的Cyclone II FPGA內部,還可以集成一種軟處理器Nios II及其外設,它是目前FPGA中應用最為廣泛的軟處理器系統。
- 關(guān)鍵字: FPGA 單片機 嵌入式系統 視頻 圖像處理
簡(jiǎn)化FPGA測試和調試

- 引言 隨著(zhù)FPGA的設計速度、尺寸和復雜度明顯增長(cháng),使得整個(gè)設計流程中的驗證和調試成為當前FPGA系統的關(guān)鍵部分。獲得FPGA內部信號有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設計調試和檢驗變成設計周期中最困難的流程。另一方面,幾乎當前所有的像CPU、DSP、ASIC等高速芯片的總線(xiàn),除了提供高速并行總線(xiàn)接口外,正迅速的向高速串行接口的方向發(fā)展,FPGA也不例外,每一條物理鏈路的速度從600Mbps到高達10Gbps,高速I(mǎi)O的測試和驗證更成為傳統專(zhuān)注于FPGA內部邏輯設計的設計人
- 關(guān)鍵字: FPGA 測量 測試
Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP
- 2007年4月10號,北京——澳大利亞悉尼的音頻產(chǎn)品系統專(zhuān)業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數字信號處理(DSP)優(yōu)勢,將采用了8塊電路板和64片DSP的設計精簡(jiǎn)為一塊Stratix® FPGA PCI卡。 Fairlight首席技術(shù)官Tino Fibaek說(shuō):“我們的水晶內核(CC-1)體系結構表明,Altera FPGA在DSP功能上的性?xún)r(jià)比非常優(yōu)異。采用了Altera的開(kāi)發(fā)工具后,該項目成為我見(jiàn)過(guò)的進(jìn)展最為順利的項目。我們完成開(kāi)發(fā)所花費的時(shí)間僅是DSP
- 關(guān)鍵字: Altera DSP FPGA 單片機 嵌入式系統
MCS-51單片機與CPLD/FPGA接口邏輯設計
- 在功能上,單片機與大規模CPLD有很強的互補性。單片機具有性能價(jià)格比高、功能靈活、易于人機對話(huà)、良好的數據處理能力濰點(diǎn);CPLD/FPGA則具有高速、高可靠以及開(kāi)發(fā)便捷、規范等優(yōu)點(diǎn)。以此兩類(lèi)器件相結合的電路結構在許多高性能儀器儀表和電子產(chǎn)品中仍將被廣泛應用。本文就單片機與CPLD/FPGA的接口方式作一簡(jiǎn)單介紹,希望對從事單片機和CPLD/FPGA研發(fā)的朋友能有所啟發(fā)。 單片機與CPLD/FPGA的接口方式一般有兩種,即總線(xiàn)方式與獨立方式,分別說(shuō)明
- 關(guān)鍵字: CPLD/FPGA MCS-51 單片機 邏輯設計 嵌入式系統
Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP
- 澳大利亞悉尼的音頻產(chǎn)品系統專(zhuān)業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數字信號處理(DSP)優(yōu)勢,將采用了8塊電路板和64片DSP的設計精簡(jiǎn)為一塊Stratix® FPGA PCI卡。 Fairlight首席技術(shù)官Tino Fibaek說(shuō):“我們的水晶內核(CC-1)體系結構表明,Altera FPGA在DSP功能上的性?xún)r(jià)比非常優(yōu)異。采用了Altera的開(kāi)發(fā)工具后,該項目成為我見(jiàn)過(guò)的進(jìn)展最為順利的項目。我們完成開(kāi)發(fā)所花費的時(shí)間僅是DSP器件體系結構設計的三分
- 關(guān)鍵字: Altera DSP Fairlight FPGA 單片機 嵌入式系統
基于FPGA的簡(jiǎn)易可存儲示波器設計
- 摘要: 本文介紹了一種基于FPGA的采樣速度60Mbit/s的雙通道簡(jiǎn)易數字示波器設計,能夠實(shí)現量程和采樣頻率的自動(dòng)調整、數據緩存、顯示以及與計算機之間的數據傳輸。關(guān)鍵詞:數據采集;數字示波器;FPGA 引言 傳統的示波器雖然功能齊全,但是體積大、重量重、成本高、等一系列問(wèn)題使應用受到了限制。有鑒于此,便攜式數字存儲采集器就應運而生,它采用了LCD顯示、高速A/D采集與轉換、ASIC芯片等新技術(shù),具有很強的實(shí)用性和巨大的市場(chǎng)潛力,也代表了當代電子測量?jì)x器的一種發(fā)展趨勢,即向功能多、體積小、重量輕、
- 關(guān)鍵字: FPGA 測量 測試 可存儲示波器 存儲器
賽靈思為DSP優(yōu)化65nm FPGA
- 賽靈思公司(Xilinx, Inc.)宣布開(kāi)始向市場(chǎng)交付針對高性能數字信號處理(DSP)而優(yōu)化的65nm Virtex-5 SXT現場(chǎng)可編程門(mén)陣列(FPGA)器件的首批產(chǎn)品。SXT平臺的DSP在550MHz下性能達352 GMAC,而且動(dòng)態(tài)功率較上一代90nm器件相比降低35%。Virtex-5 SXT平臺為無(wú)線(xiàn)WIMAX以及監控和廣播等高分辨率視頻等領(lǐng)域中的高性能數字信號處理應用提供了最高的DSP模塊和邏輯資源比。增強的DSP邏輯片(DSP48E)包括一個(gè)25 x 18位乘法器、一個(gè)48位第二級累加和算
- 關(guān)鍵字: 0703_A 65nm DSP FPGA 單片機 嵌入式系統 雜志_業(yè)界風(fēng)云
Altera發(fā)售業(yè)界首款65nm低成本FPGA
- 日前,Alter宣布,利用TSMC 65nm低功耗工藝的低成本FPGA Cyclone III系列開(kāi)始發(fā)售。根據Altera廣播、汽車(chē)電子及消費電子業(yè)務(wù)部副總裁Tim Colleran的介紹,利用TSMC的工藝,Cyclone III FPGA提供豐富的邏輯、存儲器和DSP方案功能功耗更低。結合Quartus II開(kāi)發(fā)軟件7.0,Cyclone III系列在嚴格的成本和功耗預算下,以高性能滿(mǎn)足應用需求。 Altera資深營(yíng)銷(xiāo)副總裁Jordan Plofsky認為,這一系列產(chǎn)品與其他競爭對手的方案
- 關(guān)鍵字: Altera FPGA 單片機 嵌入式系統
Altera中國大學(xué)生電子設計文章競賽2007
- Altera? 公司一直致力于通過(guò)大學(xué)合作項目的實(shí)施來(lái)幫助中國培養優(yōu)秀電子設計人才,并推動(dòng)可編程技術(shù)產(chǎn)品和應用的研究。Altera中國大學(xué)計劃更是公司的一項長(cháng)期戰略計劃。Altera大學(xué)計劃為全球范圍內的大專(zhuān)院校提供先進(jìn)、容易學(xué)習并容易使用的開(kāi)發(fā)軟件、可編程邏輯器件、開(kāi)發(fā)工具以及完整的設計套件。我們希望提高學(xué)生們在電子設計領(lǐng)域方面的知識和能力,幫助他們畢業(yè)后在工作崗位上能夠發(fā)揮所長(cháng),實(shí)現Altera幫助中國提升電子設計水平的承諾。 首屆中國大學(xué)生電子設計文章競賽在2006年成功舉辦,推動(dòng)了中國
- 關(guān)鍵字: altera FPGA
PCI Express——高速串行互聯(lián)接口標準

- 摘要:?本文介紹了PCI Express以及用FPGA實(shí)現PCI Express接口的優(yōu)勢。關(guān)鍵詞:?PCI Express;FPGA PCI Express是從PCI發(fā)展而來(lái)的一種系統互聯(lián)接口標準。PCI和PCI-X都是基于32位以及64位的并行總線(xiàn),而PCI Express則使用高速串行總線(xiàn)。PCI Express后向兼容于PCI,能夠靈活地提供大峰值帶寬。表1對比了三種PCI標準的特性。 表1 PCI標準對比一對同時(shí)工作的發(fā)送和接收通道被稱(chēng)為一個(gè)通路。發(fā)送和接收通道使用低
- 關(guān)鍵字: 0703_A Express FPGA PCI 消費電子 雜志_技術(shù)長(cháng)廊 消費電子
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內部包括可 [ 查看詳細 ]
熱門(mén)主題
FPGA/協(xié)處理器
FPGA-to-ASIC
CPLD/FPGA
FPGA)
DSP+FPGA
FPGA專(zhuān)題
FPGA專(zhuān)題安全
FPGA專(zhuān)題汽車(chē)
FPGA專(zhuān)題消費
現場(chǎng)可編程門(mén)陣列(FPGA)
Spartan.FPGA
FPGA/EPLD
PLD/FPGA
Virtex-5FPGA
FPGA/MCU
FPGA-SPARTAN
FPGA:QuartusⅡ
視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFO
ASIC、FPGA和DSP
FPGA/
FPGA/CPLD開(kāi)發(fā)
現場(chǎng)可編程門(mén)陣列(FPGA)
ASIC-to-FPGA
樹(shù)莓派
linux
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
