<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga

AWS詳述FPGA基本原理和市場(chǎng)發(fā)展

  • 在2016年底一年快要結束的時(shí)候,AWS(亞馬遜網(wǎng)絡(luò )服務(wù))宣布通過(guò)借助云傳輸模型可以采用Xilinx高端FPGA器件了,首次以開(kāi)發(fā)者的角度而不是擴展高層次工具來(lái)
  • 關(guān)鍵字: AWS  FPGA  

幾組實(shí)用FPGA原理設計圖

  • FPGA(Field-Programmable Gate Array),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC
  • 關(guān)鍵字: FPGA  

采用FPGA方法的內窺鏡系統解決方案

  • 醫療內窺鏡的市場(chǎng)發(fā)展帶來(lái)了各種挑戰,例如,要求增強功能,更高的精度,更好的處理性能,以及更小的體積等。本文采用基于FPGA 的方法縮短高級醫療內窺
  • 關(guān)鍵字: FPGA  內窺鏡  

關(guān)于FPGA原理圖設計

  • FPGA(Field-Programmable Gate Array),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC
  • 關(guān)鍵字: FPGA  

PCB設計中常見(jiàn)的錯誤有哪些?

  •   電子工程師指從事各類(lèi)電子設備和信息系統研究、教學(xué)、產(chǎn)品設計、科技開(kāi)發(fā)、生產(chǎn)和管理等工作的高級工程技術(shù)人才。一般分為硬件工程師和軟件工程師?! ∮布こ處煟褐饕撠熾娐贩治?、設計;并以電腦軟件為工具進(jìn)行PCB設計,待工廠(chǎng)PCB制作完畢并且焊接好電子元件之后進(jìn)行測試、調試;  軟件工程師:主要負責單片機、DSP、ARM、FPGA等嵌入式程序的編寫(xiě)及調試。FPGA程序有時(shí)屬硬件工程師工作范疇?! ∈侨司蜁?huì )犯錯,何況是工程師呢?雖然斗轉星移,工程師們卻經(jīng)常犯同樣的錯誤!下面,就請各位對號入座,看看自己有沒(méi)有中
  • 關(guān)鍵字: PCB  FPGA  

一文讀懂光學(xué)FPGA

  •   基于鍺離子注入的硅波導工藝和激光退火工藝,他們實(shí)現了可擦除的定向耦合器,進(jìn)而實(shí)現了可編程的硅基集成光路,也就是所謂的光學(xué)FPGA?! ∵@篇筆記主要分享硅光芯片的一篇最新進(jìn)展。英國南開(kāi)普敦大學(xué)Reed研究組最近在arXiv貼出了一篇硅光的研究進(jìn)展 arXiv 1807.01656, “Towards an optical FPGA - Programmable silicon photonic circuits“?;阪N離子注入的硅波導工藝和激光退火工藝,他們實(shí)現了可擦除的定向耦合器,進(jìn)而實(shí)現了可編程的
  • 關(guān)鍵字: FPGA  

AI芯片虛假熱,最后還是FPGA的天下?

  • 作為國內最優(yōu)秀的AI芯片公司,深鑒科技被以3億美元的價(jià)格賣(mài)給FPGA巨頭賽靈思,長(cháng)期盈利無(wú)望,賣(mài)身給FPGA廠(chǎng)家肯定是最明智的選擇。
  • 關(guān)鍵字: AI  芯片  FPGA  

交流斬波調壓器中PWM控制的FPGA實(shí)現

  • 本文就是利用EDA開(kāi)發(fā)平臺,實(shí)現基于IGBT器件的交流斬波調壓器中PWM波的控制。這種基于IGBT器件和PWM控制的交流調壓器,相比于傳統的變壓器調壓和可控硅
  • 關(guān)鍵字: 交流斬波調壓器  PWM  FPGA  

基于FPGA的Petri網(wǎng)的硬件實(shí)現

  • Petri網(wǎng)是異步并發(fā)現象建模的重要工具,Petri網(wǎng)的硬件實(shí)現將為并行控制器的設計提供一種有效的途徑.本文在通用的EDA軟件Max+PlusII中,研究了基本Petr
  • 關(guān)鍵字: EDA技術(shù)  FPGA  VHDL  Petri網(wǎng)  

FPGA芯片選擇策略

  • FPGA器件的選用同其它通用邏輯器件不同,除考慮器件本身的性能外,軟件下具也很重要。目前市場(chǎng)上已有的FPGA器件生產(chǎn)廠(chǎng)家有20多個(gè),而設計軟件除生產(chǎn)廠(chǎng)
  • 關(guān)鍵字: FPGA  FPGA選型  FPGA選型策略和原則  

如何基于設計Verilog FPGA 流水燈?

  • 1 功能概述流水廣告燈主要應用于LED燈光控制。通過(guò)程序控制LED的亮和滅, 多個(gè)LED燈組成一個(gè)陣列,依次逐個(gè)點(diǎn)亮的時(shí)候像流水一樣,所以叫流水燈。由于
  • 關(guān)鍵字: 流水燈  Verilog  fpga  

多功能存儲器芯片的測試系統設計方案

  • 隨著(zhù)電子技術(shù)的飛速發(fā)展, 存儲器的種類(lèi)日益繁多,每一種存儲器都有其獨有的操作時(shí)序,為了提高存儲器芯片的測試效率,一種多功能存儲器芯片的測試系統
  • 關(guān)鍵字: 測試  控制  FPGA  

以FPGA為控制核心的實(shí)時(shí)圖像監控系統

  •   目前,圖像監控系統大多采用PC和視頻采集卡作為系統主要部分,基于嵌入式技術(shù)的圖像監控系統設備在我國還只是起步階 段,沒(méi)有成熟的產(chǎn)品應用。這一現狀的根本原因就是我國在開(kāi)發(fā)這類(lèi)產(chǎn)品時(shí),沒(méi)有統一的開(kāi)發(fā)標準和共用的開(kāi)發(fā)平臺,而且沒(méi)有可靠的功能和性能測試標準,各個(gè)企 業(yè)的開(kāi)發(fā)技術(shù)力量分散,極大的影響了該類(lèi)產(chǎn)品開(kāi)發(fā)的效率和可靠性。而制造出來(lái)的產(chǎn)品同國外同類(lèi)產(chǎn)品相比,功能相差太大,沒(méi)有競爭力,市場(chǎng)基本上被國外公司 所占領(lǐng)。因此,開(kāi)發(fā)一個(gè)該類(lèi)嵌入式系統勢在必行?! ∠到y總體方案  為了實(shí)現自動(dòng)圖像報警和圖像采集,本文
  • 關(guān)鍵字: FPGA  芯片  

FPGA設計筆記:QSPI Flash與DDR3L SDRAM采用同一I/O分區

  • 眾所周知FPGA的硬件資源被劃分為若干個(gè)不同的bank,Xilinx一些高端的FPGA器件由22個(gè)甚至更多個(gè)bank組成,這樣設計主要是為了提高靈活性。FPGA的I/O支持
  • 關(guān)鍵字: FPGA  轉換器  

百度云RSA解密加速服務(wù)

  • RSA算法是一種最廣為使用的ldquo;非對稱(chēng)加密算法rdquo;,一般公鑰/私鑰長(cháng)度越長(cháng),安全性就越好,計算也越復雜。百度云https改造中應用了RSA 2048加解
  • 關(guān)鍵字: FPGA  驅動(dòng)  
共6410條 37/428 |‹ « 35 36 37 38 39 40 41 42 43 44 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內部包括可 [ 查看詳細 ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>