<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga

FPGA電路板設計選型及設計思路分析

  •   如果你在采用FPGA的電路板設計方面的經(jīng)驗很有限或根本沒(méi)有,那么在新的項目中使用FPGA的前景就十分堪憂(yōu)——特別是如果FPGA是一個(gè)有1000個(gè)引腳的大塊頭。繼續閱讀本文將有助于你的FPGA選型和設計過(guò)程,并且有助于你規避許多難題?! ∵x取一家供應商  你面臨的第一個(gè)問(wèn)題當然是供應商和器件的選擇。通常供應商決策傾向于你以前接觸最多的那家——如果你是一位FPGA初學(xué)者當然另當別論了?;蛟S這個(gè)決策早已由設計內部邏輯的工程師(也許就是你)依據熟悉的供應商或第三方IP及其成本完成了?! 」痰能浖ぞ咭矔?huì )影
  • 關(guān)鍵字: FPGA  

5G是FPGA廠(chǎng)商開(kāi)疆拓土之路上的另一“礦藏”

  •   相對于四千億美金的IC市場(chǎng),FPGA占比相當渺小,小到FPGA廠(chǎng)商絞盡腦汁開(kāi)拓盡可能多的應用提高營(yíng)收,終于在物聯(lián)網(wǎng)的成長(cháng)中看到了一絲曙光。當全球的物聯(lián)網(wǎng)設備源源不斷地將數據拋到互聯(lián)網(wǎng)上,數據中心慌了,顯然只憑借CPU進(jìn)行數據處理是一個(gè)無(wú)法完成任務(wù),好在聰明的工程師們想到了為數據中心加速。FPGA就是其中一個(gè)可供選擇的方案,另外一個(gè)是專(zhuān)用ASIC。對比而言,FPGA具有低延遲性、可編程性、低功耗的優(yōu)點(diǎn),正好滿(mǎn)足數據中心的剛需,這樣FPGA在大數據時(shí)代實(shí)現了一次飛躍?! ±^數據中心之后,FPGA還能怎樣擴
  • 關(guān)鍵字: 5G  FPGA  

為5G網(wǎng)絡(luò )減負,英特爾祭出FPGA可編程加速卡N3000

  •   FPGA可編程加速卡(PAC)的一個(gè)重要應用場(chǎng)合是減輕CPU的負擔,把一些原來(lái)要在CPU上運行的工作量轉移到FPGA的加速卡上,可以用于從邊緣/智能設備到云的產(chǎn)品中?! ∪缃?G箭在弦上,“接入和邊緣網(wǎng)絡(luò )”與“核心網(wǎng)絡(luò )”之間面臨海量數據任務(wù),同時(shí)服務(wù)提供商又希望從4G過(guò)渡到5G時(shí)不增加更多的成本,此時(shí),FPGA可編程加速卡再次顯神威?! ≡诓痪们暗摹?019年世界移動(dòng)通信大會(huì ) (MWC)”期間,英特爾推出了英特爾? FPGA可編程加速卡N3000(即:英特爾? FPGA PAC N3000)。其采
  • 關(guān)鍵字: 英特爾  FPGA  N3000  

Microchip推出基于PolarFire? FPGA的解決方案,可實(shí)現功耗最低,體積最小的4K視頻和圖像應用

  •   為了確保系統能夠捕獲和顯示信息及高分辨率圖像,當今的視頻和圖像處理需要開(kāi)發(fā)復雜的計算機算法。由于設計人員需要高性能計算、存儲及連接資源來(lái)實(shí)現細節豐富、生動(dòng)的高分辨率圖像,現場(chǎng)可編程門(mén)陣列(FPGA)可執行數千個(gè)任務(wù),同時(shí)確保數據吞吐量最大化,成為實(shí)現上述目標的最佳平臺。Microchip Technology Inc.(美國微芯科技公司)推出的全新PolarFire? FPGA圖像和視頻解決方案支持高達4K的分辨率,其體積小巧,功耗極低,可廣泛用于各種圖像和視頻應用,相比業(yè)界其他技術(shù)有著(zhù)顯著(zhù)的
  • 關(guān)鍵字: Microchip  FPGA  

基于FPGA的車(chē)牌識別系統

  • 車(chē)牌識別主要包括車(chē)牌定位檢測、字符分割和字符識別三個(gè)部分,現有的車(chē)牌識別系統都依托于類(lèi)似OpenCV這樣的軟件平臺,實(shí)際安裝操作非常麻煩,沒(méi)有一個(gè)專(zhuān)用的處理器來(lái)實(shí)現車(chē)牌識別功能,針對這一現狀,我們設計了基于紫光PGT180H芯片的車(chē)牌識別系統,利用FPGA的靈活性和高速并行的特點(diǎn),實(shí)現了車(chē)牌識別的功能,并在紫光同創(chuàng )開(kāi)發(fā)板上搭建了車(chē)牌識別系統。
  • 關(guān)鍵字: 圖像處理  神經(jīng)網(wǎng)絡(luò )  FPGA  實(shí)時(shí)處理  201903  

英特爾推出下一代加速卡,助力交付 5G 網(wǎng)絡(luò )服務(wù)

  •   最新消息:  值此 2019 年世界移動(dòng)通信大會(huì ) (MWC) 隆重舉辦之日,英特爾推出了英特爾? FPGA 可編程加速卡 N3000(英特爾? FPGA PAC N3000)。此產(chǎn)品專(zhuān)為服務(wù)提供商而設計,可幫助他們?yōu)?5G 下一代核心和虛擬化無(wú)線(xiàn)接入網(wǎng)絡(luò )解決方案提供鼎力支持。英特爾? FPGA PAC N3000 可加速多種虛擬化工作負載,包括 5G 無(wú)線(xiàn)接入網(wǎng)絡(luò )和 5G 核心網(wǎng)絡(luò )應用?!  半S著(zhù)移動(dòng)和電信行業(yè)應對互聯(lián)網(wǎng)協(xié)議流量和 5G 部署的激增,我們推出了英特爾? FPGA PAC N
  • 關(guān)鍵字: 英特爾  5G  FPGA   

使用高速NOR閃存配置FPGA

  •   NOR閃存已作為FPGA(現場(chǎng)可編程門(mén)列陣)的配置器件被廣泛部署。其為FPGA帶來(lái)的低延遲和高數據吞吐量特性使得FPGA在工業(yè)、通信和汽車(chē)ADAS(高級駕駛輔助系統)等應用中得到廣泛采用。汽車(chē)場(chǎng)景中攝像頭系統的快速啟動(dòng)時(shí)間要求就是很好的一個(gè)例子——車(chē)輛啟動(dòng)后后視圖像在儀表板顯示屏上的顯示速度是最為突出的設計挑戰?! ∩想姾?,FPGA立即加載存儲于NOR器件中的配置比特流。傳輸完成后,FPGA轉換為活動(dòng)(已配置)狀態(tài)。FPGA包括許多配置接口選項,通常包括并行NOR總線(xiàn)和串行外設接口(SPI)總線(xiàn)。支持
  • 關(guān)鍵字: FPGA  NOR  

基于A(yíng)RM Cortex-M3的SoC系統設計

  • 本項目實(shí)現了一種基于CM3內核的SoC,并且利用該SoC實(shí)現網(wǎng)絡(luò )數據獲取、溫度傳感器數據獲取及數據顯示等功能。在Keil上進(jìn)行軟件開(kāi)發(fā),通過(guò)ST-LINK/V2調試器進(jìn)行調試,調試過(guò)程系統運行正常。在Quartus-II上進(jìn)行Verilog HDL的硬件開(kāi)發(fā)設計,并進(jìn)行IP核的集成,最后將生成的二進(jìn)制文件下載到FPGA開(kāi)發(fā)平臺。該系統使用AHB總線(xiàn)將CM3內核與片內存儲器和GPIO進(jìn)行連接,使用APB總線(xiàn)連接UART、定時(shí)器、看門(mén)狗等外設。
  • 關(guān)鍵字: FPGA  IP核  Cortex-M3  SoC  201902  

基于PGL22G的物聯(lián)網(wǎng)Sensor HUB設計

  • 基于紫光同創(chuàng )PGL22G型號FPGA芯片,進(jìn)行OpenMIPS軟核的移植,使之成為MCU,在軟核中通過(guò)Wishbone總線(xiàn)進(jìn)行互聯(lián)。隨后,基于OpenMIPS架構進(jìn)行μC/OS系統的移植,在μC/OS系統下通過(guò)GPIO口進(jìn)行數據采集,并將采集到的存儲至EEPROM中,可通過(guò)電腦查詢(xún)EEPROM存儲的數據。通過(guò)相應的通信模塊進(jìn)行傳感器數據的發(fā)送。發(fā)送的數據可以在相應微信公眾號中實(shí)時(shí)查看。
  • 關(guān)鍵字: FPGA  OpenMIPS軟核  UC/OS II  移植  201902  

ASIC開(kāi)發(fā)流程一覽,全是干貨

  •   最近收拾書(shū)架,翻出一張多年以前的ASIC項目開(kāi)發(fā)流程圖,一起回顧一下。典型的瀑布式開(kāi)發(fā)流程:    以算法設計為主導  算法C代碼手工轉換為RTL  RTL與算法C代碼生成的測試向量對比進(jìn)行驗證  依賴(lài)FPGA做大量實(shí)時(shí)、現場(chǎng)測試  適合通信信號處理,音視頻處理產(chǎn)品  1. 算法預研  確定了產(chǎn)品方向之后,算法工程師開(kāi)始進(jìn)行調研?! ∫獙W(xué)習研究行業(yè)內最新的研究成果、論文,提出創(chuàng )造性的方法來(lái)獲得最好的性能。要使用真實(shí)的測試數據和仿真結果進(jìn)行評估。最終交付為算法描述的C語(yǔ)言源碼?! ∷惴ㄕ{研結束后需要進(jìn)行
  • 關(guān)鍵字: ASIC  FPGA   

設計一塊FPGA電路板時(shí)應注意的點(diǎn)

  •   如果你在采用FPGA的電路板設計方面的經(jīng)驗很有限或根本沒(méi)有,那么在新的項目中使用FPGA的前景就十分堪憂(yōu)——特別是如果FPGA是一個(gè)有1000個(gè)引腳的大塊頭。繼續閱讀本文將有助于你的FPGA選型和設計過(guò)程,并且有助于你規避許多難題?! ∵x取一家供應商  你面臨的第一個(gè)問(wèn)題當然是供應商和器件的選擇。通常供應商決策傾向于你以前接觸最多的那家——如果你是一位FPGA初學(xué)者當然另當別論了?;蛟S這個(gè)決策早已由設計內部邏輯的工程師(也許就是你)依據熟悉的供應商或第三方IP及其成本完成了?! 」痰能浖ぞ咭矔?huì )影
  • 關(guān)鍵字: FPGA  電路板  

一文教會(huì )你快速選型FPGA芯片

  •   如果你在采用FPGA的電路板設計方面的經(jīng)驗很有限或根本沒(méi)有,那么在新的項目中使用FPGA的前景就十分堪憂(yōu)——特別是如果FPGA是一個(gè)有1000個(gè)引腳的大塊頭。繼續閱讀本文將有助于你的FPGA選型和設計過(guò)程,并且有助于你規避許多難題?! ∵x取一家供應商  你面臨的第一個(gè)問(wèn)題當然是供應商和器件的選擇。通常供應商決策傾向于你以前接觸最多的那家——如果你是一位FPGA初學(xué)者當然另當別論了?;蛟S這個(gè)決策早已由設計內部邏輯的工程師(也許就是你)依據熟悉的供應商或第三方IP及其成本完成了?! 」痰能浖ぞ咭矔?huì )影
  • 關(guān)鍵字: FPGA  

基于FPGA的橢圓曲線(xiàn)加密設計

  •   摘 要: 橢圓曲線(xiàn)加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實(shí)現橢圓曲線(xiàn)加密系統時(shí),基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點(diǎn)。本文提供了一種橢圓曲線(xiàn)加密的FPGA實(shí)現的結構,著(zhù)重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實(shí)現,并與軟件實(shí)現的性能進(jìn)行了比較?! 〖用艿陌踩浴 臄嫡摰慕嵌葋?lái)說(shuō),任何公鑰密碼系統都建立在一個(gè)NP(無(wú)法處理的問(wèn)題)的基礎上,即對于特定的問(wèn)題,沒(méi)有辦法找到一個(gè)多項式時(shí)間算法求解該問(wèn)題。一般求解此類(lèi)
  • 關(guān)鍵字: FPGA  ASIC  

Xilinx與采埃孚宣布就 AI 創(chuàng )新與無(wú)人駕駛開(kāi)展戰略合作

  •   自適應和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ: XLNX))與汽車(chē)動(dòng)力傳動(dòng)系統與底盤(pán)技術(shù)以及主動(dòng)與被動(dòng)安全技術(shù)領(lǐng)域的全球領(lǐng)導者及一級汽車(chē)供應商采埃孚股份公司 (ZF) 今天聯(lián)合宣布開(kāi)展一項全新戰略合作,賽靈思將通過(guò)為 ZF 高度先進(jìn)的人工智能 (AI) 汽車(chē)控制單元 ZF ProAI 提供支持,加速促成無(wú)人駕駛應用落地?! F 正在使用賽靈思 Zynq? UltraScale+?MPSoC 平臺處理實(shí)時(shí)數據匯總、預處理和分配,同時(shí)也為其 AI 全新電
  • 關(guān)鍵字: Xilinx  FPGA  

Microsemi PolarFire FPGA在貿澤電子開(kāi)售

  •   專(zhuān)注于引入新品的全球電子元器件授權分銷(xiāo)商貿澤電子 (Mouser Electronics) 即日起備貨 Microsemi的PolarFire?現場(chǎng)可編程門(mén)陣列 (FPGA)。此款基于閃存的中密度PolarFire FPGA提供300K的邏輯元件,相比基于SRAM 的FPGA來(lái)說(shuō),耗電量最高可降低50%。該器件提供出眾的安全性、單粒子翻轉 (SEU) 免疫結構和串行器/解串器 (SerDes) 性能,適用于通信、國防、航空、工業(yè)自動(dòng)化和物聯(lián)網(wǎng) (IoT) 等市場(chǎng)的各種應用?! ≠Q澤電子供應
  • 關(guān)鍵字: Microsemi  FPGA  
共6410條 28/428 |‹ « 26 27 28 29 30 31 32 33 34 35 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內部包括可 [ 查看詳細 ]

熱門(mén)主題

ASIC-to-FPGA    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>