<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga-pwm

基于A(yíng)tmega8的數字功放設計

  •   摘要:Mega8是一款高性能、低功耗,采用先進(jìn)RISC精簡(jiǎn)指令,內置PWM和A/D的8位單片機,用它設計數字功放不僅成本低、硬件簡(jiǎn)單,而且易實(shí)現各種擴展功能。文中介紹了如何利用AVR系列單片機mega8及新型VMOS管IRF7389來(lái)設計高效數字功放的方法,同時(shí)給出了相應的電路原理圖、程序流程和測試結果。     關(guān)鍵詞:mega8;數字功放;PWM;AD8605;IRF7389 1 引言   數字功放由于其效率高、易與數字音源對接等優(yōu)點(diǎn)而在現實(shí)生活中具有越來(lái)越廣泛
  • 關(guān)鍵字: mega8  數字功放  PWM  AD8605  IRF7389  MCU和嵌入式微處理器  

探究最佳的結構化ASIC設計方法

  • 由于與深亞微米標準單元ASIC相關(guān)的非重復性工程費用(NRE)越來(lái)越大,設計周期又很長(cháng),因此利用結構化ASIC進(jìn)行定制IC設計的吸引力正變得越來(lái)越大。結構化ASIC能以極具競爭力的單位成本提供優(yōu)秀的硅片性能,并且NRE費用極低。結 構化ASIC的多樣性意味著(zhù)它即可以用作系統主芯片,也可以用作高性?xún)r(jià)比的小型輔助芯片。   許多物理設計問(wèn)題在結構化ASIC的片設計中已經(jīng)得到解決,因此后端版圖設計的時(shí)間可以大大縮短,從而導致更快的驗證確認和原型提供。不過(guò)ASIC片具有預定義的結構,因此設計師必須合理安排芯片
  • 關(guān)鍵字: 嵌入式系統  單片機  ASIC  FPGA  MCU和嵌入式微處理器  

PWM加相移復合控制雙向DC/DC變換器優(yōu)化設計

  • 提出了5 kW PWM加相移復合控制雙向DC/DC變換器的優(yōu)化設計。根據不同的開(kāi)關(guān)器件MOSFEWIGBT和不同的輸入電壓42V/380V,依據開(kāi)關(guān)損耗模型設計開(kāi)關(guān)損耗最小的雙向DC/DC變換器。
  • 關(guān)鍵字: 變換器  優(yōu)化  設計  DC/DC  雙向  加相移  復合  控制  PWM  

移相控制全橋ZVS―PWM變換器的分析與設計

  • 闡述了零電壓開(kāi)關(guān)技術(shù)(ZVS)在移相全橋變換器電路中的應用。分析了電路原理和各工作模態(tài),給出了實(shí)驗結果。著(zhù)重分析了主開(kāi)關(guān)管和輔助開(kāi)關(guān)管的零電壓開(kāi)通和關(guān)斷的過(guò)程廈實(shí)現條件。并且提出了相關(guān)的應用領(lǐng)域和今后的發(fā)展方向。
  • 關(guān)鍵字: 分析  設計  變換器  PWM  全橋  ZVS  控制  

2007年,賽靈思亞太區總部獲環(huán)境影響和績(jì)效獎

  •   2007年,賽靈思 亞太區總部獲環(huán)境影響和績(jì)效獎。
  • 關(guān)鍵字: 賽靈思  FPGA  

基于FPGA和EPP的圖像傳感器高速數據采集系統

  • 引言           USB、串口、并口是PC機和外設進(jìn)行通訊的常用接口,但對于數據量大的圖像來(lái)說(shuō),若利用串行RS-232協(xié)議進(jìn)行數據采集,速度不能達到圖像數據采集所需的要求;而用USB進(jìn)行數據采集,雖能滿(mǎn)足所需速度,但要求外設必須支持USB協(xié)議,而USB協(xié)議與常用工程軟件的接口還不普及,給使用帶來(lái)困難。有些用戶(hù)為了利用標準并行口(SPP)進(jìn)行數據采集,但SPP協(xié)議的150kb/s傳輸率對于圖像數據采集,同樣顯得
  • 關(guān)鍵字: 嵌入式系統  單片機  圖像傳感器  FPGA  EPP  

基于U盤(pán)和單片機的FPGA配置

  • 引 言        FPGA廣泛應用在電子通信領(lǐng)域,其安全性引起了注意,本文針對安全配置提出了解決方案。   現場(chǎng)可編程門(mén)陣列FPGA(Field Programmablc Gate Array)是基于門(mén)陣列方式為用戶(hù)提供可編程資源的,其內部邏輯結構的形成是由配置數據決定的。采用在線(xiàn)可重配置方式ICR(In-Circuit Reconfigurability)將這些配置數據配置到FPGA內部SRAM中,但由于SRAM的易
  • 關(guān)鍵字: 嵌入式系統  單片機  U盤(pán)  FPGA  MCU和嵌入式微處理器  

醫療半導體市場(chǎng)快速增長(cháng)便攜式成熱門(mén)

  • 英特爾公司前CEO貝瑞特曾經(jīng)預言,醫療產(chǎn)品將帶動(dòng)全球半導體產(chǎn)業(yè)快速增長(cháng)。飛利浦公司也通過(guò)出售半導體業(yè)務(wù)將精力集中在醫療和消費電子業(yè)務(wù)上,可以預見(jiàn),醫療半導體市場(chǎng)將成為半導體產(chǎn)業(yè)發(fā)展的一大熱點(diǎn)。那么,醫療電子和醫療半導體市場(chǎng)最近取得的令人興奮的進(jìn)展有哪些?主流半導體公司如何預測醫療電子和醫療半導體市場(chǎng)的規模?DSP、無(wú)線(xiàn)技術(shù)、高精度模擬器件(HPA)、FPGA等產(chǎn)品在醫療電子市場(chǎng)的應用前景如何?便攜式醫療設備產(chǎn)品對半導體產(chǎn)品主要提出哪些要求?主流半導體供應商對醫療半導體市場(chǎng)有哪些規劃?全球著(zhù)名的半導體廠(chǎng)商就
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  DSP  FPGA  醫療半導體  MCU和嵌入式微處理器  

飛兆半導體附屬公司崇貿科技榮獲發(fā)明創(chuàng )作獎

  • 飛兆半導體公司 (Fairchild Semiconductor) 全資附屬企業(yè)崇貿科技公司在臺灣榮獲兩項發(fā)明創(chuàng )作獎。崇貿科技的產(chǎn)品專(zhuān)門(mén)針對全球市場(chǎng)的AC/DC離線(xiàn)功率轉換應用。 該發(fā)明創(chuàng )作獎分為三個(gè)類(lèi)別:最佳貢獻獎、最佳專(zhuān)利發(fā)明獎和最佳專(zhuān)利設計獎。崇貿科技不但榮獲最佳貢獻獎,而且其具有關(guān)閉周期調節功能的PWM控制器也在最佳專(zhuān)利發(fā)明類(lèi)別中獲頒銀牌。這個(gè)發(fā)明創(chuàng )作獎?dòng)?992年由臺灣的經(jīng)濟部智慧財產(chǎn)局創(chuàng )辦,旨在鼓勵當地企業(yè)專(zhuān)注于發(fā)明和創(chuàng )新,今年參賽的產(chǎn)品超過(guò)300種。 飛兆半導體
  • 關(guān)鍵字: 嵌入式系統  單片機  飛兆半導體  PWM  控制器  PFC控制器  傳感器  

基于A(yíng)tmega8的數字功放設計

  •   摘要:Mega8是一款高性能、低功耗,采用先進(jìn)RISC精簡(jiǎn)指令,內置PWM和A/D的8位單片機,用它設計數字功放不僅成本低、硬件簡(jiǎn)單,而且易實(shí)現各種擴展功能。文中介紹了如何利用AVR系列單片機mega8及新型VMOS管IRF7389來(lái)設計高效數字功放的方法,同時(shí)給出了相應的電路原理圖、程序流程和測試結果。     關(guān)鍵詞:mega8;數字功放;PWM;AD8605;IRF7389 1 引言   數字功放由于其效率高、易與數字音源對接等優(yōu)點(diǎn)而在現實(shí)生活中具有越來(lái)越
  • 關(guān)鍵字: mega8  數字功放  PWM  AD8605  IRF7389  MCU和嵌入式微處理器  

一種基于Java的可編程嵌入式系統設計

  • 1. 概述           傳統的嵌入式系統設計的主要目標是找到一種優(yōu)化的體系結構來(lái)完成單一的,特定的功能。對這樣的系統來(lái)說(shuō),ASIC和核心處理器是作為特別的構件模塊加以考慮的:設計者根據應用的要求選擇適當的ASIC,根據給定的性能要求比如處理器主頻,系統穩定性,以及對功耗的要求等選用適當的處理器內核。          
  • 關(guān)鍵字: 嵌入式系統  單片機  Java  FPGA  開(kāi)發(fā)工具  

Tensilica和Tallika共同發(fā)布安全SoC FPGA平臺

  • Tensilica公司和Tallika公司日前共同發(fā)布基于Tensilica公司Xtensa處理器IP核的可配置安全SoC FPGA/ASIC平臺。該完全經(jīng)過(guò)驗證和硅驗證的硬件/軟件平臺對于任意一個(gè)需要完整RSA實(shí)現方案(包括加密、解密、密鑰對生成加速)和/或集成了硬件安全功能的SoC設計團隊而言皆是理想選擇。 Tallika安全解決方案包括一顆Tensilica帶有32位AHB/APB骨干總線(xiàn)的Xtensa處理器IP核以及Tallika公司基于鏈表結構的DMA控制器,后者集成了其安全IP核模塊
  • 關(guān)鍵字: 嵌入式系統  單片機  Tensilica  Tallika  FPGA  MCU和嵌入式微處理器  

茂達電子推出3安培高效率全同步整流PWM轉換IC

  • APW7145是茂達電子最新推出的內建功率開(kāi)關(guān)達3安培的同步直流降壓轉換器,寬廣的輸入電壓范圍可由最低4.3伏特到最高14伏特,輸出電壓可以依需要調整最低可以至0.8伏特,非常適合于筆記型計算機、手持式便攜設備…等裝置的電壓轉換。  APW7145采用電流控制模式,輸出電壓的瞬時(shí)響應快且容易補償,輸出電容的選擇范圍廣,不論是陶質(zhì)電容或是電解電容都可以使用??梢垒敵鲭娏鞔笮∽詣?dòng)切換運作模式以提高輕載效率,輸出電流0.01安培時(shí)轉換效率可達80%, 最高效率更可高達95%。在關(guān)閉模式時(shí)僅消
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  APW7145  PWM  IC  模擬IC  

ACTEL FPGA挑戰0.1毫瓦

  • 為了應對當今便攜式設計人員面臨的挑戰,Actel超低功耗 IGLOO現場(chǎng)可編程門(mén)陣列(FPGA) 結合ARM Cortex-M1處理器技術(shù),使靜態(tài)功耗只有0.1mW,可應用于電子書(shū)/PDA、安全U盤(pán)(指紋符合才能打開(kāi)U盤(pán))、存儲解決方案、醫療、工業(yè)等領(lǐng)域。 Actel 產(chǎn)品市場(chǎng)拓展副總裁Rich Brossart在北京的發(fā)布會(huì )上說(shuō):“相比于競爭對手的產(chǎn)品功耗,我們的靜態(tài)功耗要低300倍以上。例如某個(gè)反熔絲競爭對手,該廠(chǎng)家業(yè)務(wù)轉向用戶(hù)定制的CSSP;低功耗C
  • 關(guān)鍵字: 嵌入式系統  單片機  ACTEL  FPGA  MCU和嵌入式微處理器  

基于FPGA的HSDI接口設計

  • HSDI是一種可配置的高速數據指揮通道。本文首先介紹兩種高速數據接口HSDI A和HSDI B的硬件結構,隨后介紹兩種HSDI接口上信號的時(shí)序和功能操作,最后結合實(shí)例重點(diǎn)介紹如何采用FPGA實(shí)現HSDI接口的設計。
  • 關(guān)鍵字: FPGA  HSDI  接口設計    
共7252條 456/484 |‹ « 454 455 456 457 458 459 460 461 462 463 » ›|

fpga-pwm介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga-pwm!
歡迎您創(chuàng )建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>