EEPW首頁(yè) >>
主題列表 >>
fpga-pwm
fpga-pwm 文章 進(jìn)入fpga-pwm技術(shù)社區
高云半導體公司發(fā)布基于晨熙家族FPGA的RISC-V微處理器 早期使用者計劃
- 中國廣州,2018年8月16日,國內領(lǐng)先的可編程邏輯器件供應商——廣東高云半導體科技股份有限公司(如下簡(jiǎn)稱(chēng)“高云半導體”),今日宣布發(fā)布基于高云半導體FPGA的RISC-V微處理器早期使用者計劃,該計劃是基于晨熙家族 GW2A 系列FPGA芯片的包括系統級參考設計的FPGA編程BIT文件、GW2A開(kāi)發(fā)板等的完整解決方案,其中系統級參考設計包括RISC-V MCU內核、AHB & APB總線(xiàn)、存儲器控制單元及若干外設?! ISC-V作為指令集體系結構(ISA)的開(kāi)放規范,RISC-V ISA設
- 關(guān)鍵字: 高云 FPGA RISC-V
電池儲能系統雙向DC-DC變換器設計之穩壓控制
- 本文針對一種多電池組儲能系統使用的DC-DC變換器的控制電路設計,所進(jìn)行的簡(jiǎn)要分析和介紹。
- 關(guān)鍵字: 雙向DC-DC變換器 BOOST PWM
基于升壓芯片UC3842的開(kāi)關(guān)電源設計之原理分析
- 升壓芯片UC3842在開(kāi)關(guān)電源的設計中應用廣泛,也是很多工程師都非常熟悉的一款高性能的升壓芯片類(lèi)型。結合UC3842升壓芯片的工作特點(diǎn)和自身優(yōu)勢,在今天
- 關(guān)鍵字: 升壓 開(kāi)關(guān)電源 電流型 PWM
結合FPGA與結構化ASIC進(jìn)行設計
- 由于結構化ASIC具有單位成本低、功耗低、性能高和轉換快(fast turnaound)等特點(diǎn),越來(lái)越多的先進(jìn)系統設計工程師正在考慮予以采用。在結構化ASIC中,像
- 關(guān)鍵字: FPGA
一種恒壓輸出的DC-DC升壓電路設計
- 摘要 針對DCmdash;DC升壓器存在效率低,紋波電壓較大,輸出電壓不穩定等問(wèn)題,文中開(kāi)發(fā)和設計了一種具有恒定輸出電壓的DCmdash;DC升壓轉換器的方法。
- 關(guān)鍵字: DC―DC 升壓器 太陽(yáng)能系統 恒壓輸出 PWM
【詳解】FPGA:機器深度學(xué)習的未來(lái)?
- 最近幾年數據量和可訪(fǎng)問(wèn)性的迅速增長(cháng),使得人工智能的算法設計理念發(fā)生了轉變。人工建立算法的做法被計算機從大量數據中自動(dòng)習得可組合系統的能力所取
- 關(guān)鍵字: FPGA
云中的機器學(xué)習:FPGA 上的深度神經(jīng)網(wǎng)絡(luò )
- 憑借出色的性能和功耗指標,賽靈思 FPGA 成為設計人員構建卷積神經(jīng)網(wǎng)絡(luò )的首選 XE XE XE XE 。新的軟件工具可簡(jiǎn)化實(shí)現工作。人工智能正在經(jīng)
- 關(guān)鍵字: FPGA
fpga-pwm介紹
您好,目前還沒(méi)有人創(chuàng )建詞條fpga-pwm!
歡迎您創(chuàng )建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
