<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga-nios

在萊迪思FPGA中實(shí)現DC-SCM

  • 目錄???第一節?| ???摘要?P3?第二節?| ???DC-SCM是什么??P3?第三節?|??? 為什么要使用DC-SCM??P3?第四節?|?? ?DC-SCM架構?P4?第五節?| ???D
  • 關(guān)鍵字: FPGA  DC-SCM  

Xilinx FPGA在汽車(chē)電子上的應用

  • 方案描述:本方案描述了Xilinx FPGA在汽車(chē)倒車(chē)顯示上的應用。系統采用I2C實(shí)現對CMOS Sensor的控制,將采集的數據進(jìn)行校正,陰影移除,縮放后通過(guò)TFT顯示出來(lái)。使用Picoblaze實(shí)現對系統的靈活控制和算法運用,外掛SDRAM或Flash對圖像進(jìn)行存儲。方案設計圖:方案關(guān)鍵器件表:
  • 關(guān)鍵字: Xilinx  FPGA  汽車(chē)電子  

Kria KR260機器人入門(mén)套件:開(kāi)發(fā)快人一步,無(wú)需FPGA經(jīng)驗

Achronix在其先進(jìn)FPGA中集成2D NoC以支持高帶寬設計(WP028)

  • 摘要隨著(zhù)旨在解決現代算法加速工作負載的設備越來(lái)越多,就必須能夠在高速接口之間和整個(gè)器件中有效地移動(dòng)高帶寬數據流。Achronix的Speedster?7t獨立FPGA芯片可以通過(guò)集成全新的、高度創(chuàng )新的二維片上網(wǎng)絡(luò )(2D NoC)來(lái)處理這些高帶寬數據流。Achronix的FPGA中特有的2D NoC實(shí)現是一種創(chuàng )新,它與用可編程邏輯資源來(lái)實(shí)現2D NoC的傳統方法相比,有哪些創(chuàng )新和價(jià)值呢?本白皮書(shū)討論了這兩種實(shí)現2D NoC的方法,并提供了一個(gè)示例設計,以展示與軟2D NoC實(shí)現相比,Achronix 2D
  • 關(guān)鍵字: Achronix  FPGA  2D NoC  

億歐智庫:2022年中國AI芯片行業(yè)深度研究

  • 四大類(lèi)人工智能芯片(GPU、ASIC、FGPA、類(lèi)腦芯片)及系統級智能芯片在國內的發(fā)展進(jìn)度層次不齊。用于云端的訓練、推斷等大算力通用 芯片發(fā)展較為落后;適用于更多垂直行業(yè)的終端應用芯片如自動(dòng)駕駛、智能安防、機器人等專(zhuān)用芯片發(fā)展較快。超過(guò)80%中國人工智能產(chǎn)業(yè)鏈企 業(yè)也集中在應用層。?總體來(lái)看,人工智能芯片的發(fā)展仍需基礎科學(xué)積累和沉淀,因此,產(chǎn)學(xué)研融合不失為一種有效的途徑。研究主體界定:面向人工智能領(lǐng)域的芯片及其技術(shù)、算法與應用無(wú)芯片不AI , 以AI芯片為載體實(shí)現的算力是人工智能發(fā)展水平的重要衡
  • 關(guān)鍵字: AI芯片  GPU  ASIC  FPGA  行業(yè)研究  

Achronix宣布任命江柏漢為全球銷(xiāo)售副總裁

  • 高性能現場(chǎng)可編程邏輯門(mén)陣列(FPGA)和嵌入式FPGA(eFPGA)半導體知識產(chǎn)權(IP)領(lǐng)域的領(lǐng)導性企業(yè)Achronix半導體公司宣布:公司已任命江柏漢先生為全球銷(xiāo)售副總裁。江先生為Achronix帶來(lái)了超過(guò)30年的半導體產(chǎn)品銷(xiāo)售經(jīng)驗,并將領(lǐng)導Achronix全球銷(xiāo)售組織體系。在加入Achronix之前,江先生曾在Marvell半導體公司擔任銷(xiāo)售副總裁兼中國區總經(jīng)理并常駐上海。在Marvell,江先生通過(guò)贏(yíng)得一些戰略性的項目和提高市場(chǎng)份額,成功地加快了公司業(yè)務(wù)的增長(cháng),同時(shí)對多項收購和資產(chǎn)剝離進(jìn)行了整合和
  • 關(guān)鍵字: Achronix  FPGA  

萊迪思FPGA助力聯(lián)想新一代網(wǎng)絡(luò )邊緣AI體驗

  • 萊迪思半導體宣布其CrossLink-NX FPGA和專(zhuān)為AI優(yōu)化的軟件解決方案,將用于聯(lián)想最新的ThinkPad X1系列筆記本電腦中。全新的聯(lián)想ThinkPad產(chǎn)品系列采用萊迪思充分整合的客戶(hù)端硬件和軟件解決方案,能夠在不損失效能或電池使用時(shí)間的情況下提供優(yōu)化的使用者體驗,包括沉浸式互動(dòng)、更好的隱私保護和更高效的協(xié)作。 萊迪思FPGA助力聯(lián)想新一代網(wǎng)絡(luò )邊緣AI體驗萊迪思營(yíng)銷(xiāo)和業(yè)務(wù)發(fā)展副總裁Matt Dobrodziej表示:「我們的AI優(yōu)化解決方案產(chǎn)品旨在滿(mǎn)足希望實(shí)現更高智能的各種網(wǎng)絡(luò )邊緣應
  • 關(guān)鍵字: 萊迪思  FPGA  聯(lián)想  邊緣AI  

基于FPGA的柔性應變測量裝置設計

  • 針對固體火箭發(fā)動(dòng)機推進(jìn)劑藥柱應變量大、高頻振動(dòng)時(shí)應變不易測量的問(wèn)題,基于FPGA和柔性應變計設計了柔性應變測量裝置。柔性應變計的測量范圍大,可以測量雙向應變,解決了推進(jìn)劑藥柱應變測量的難題。FPGA具有實(shí)時(shí)性高、并行運行的優(yōu)點(diǎn),解決了多路應變實(shí)時(shí)采集的難題。該應變測量裝置還可用于其他高分子材料的應變測量。
  • 關(guān)鍵字: 推進(jìn)劑  柔性應變計  FPGA  高頻振動(dòng)  高速采集  202111  

AI與機器學(xué)習發(fā)展迅速,FPGA可提供高能效和靈活性

  • 1? ?為什么AI/ML發(fā)展如此迅速?多年來(lái),人工智能(AI)/機器學(xué)習(ML)市場(chǎng)一直以指數級的速度快速增長(cháng),其解決方案遍布我們周?chē)?,從機器人和其他機械系統的預測故障算法、電子商務(wù)中的購買(mǎi)行為建議、自動(dòng)駕駛車(chē)輛的目標檢測、電子交易中的風(fēng)險緩解到DNA測序等等,我們身邊有各種各樣的解決方案,示例不勝枚舉。那么,為什么AI/ML發(fā)展如此迅速呢?據IDC、Gartner和其他市調機構的分析,全球大約80%的數據是非結構化數據。電子郵件、照片、語(yǔ)音郵件、視頻和許多其他數據源每天都在堆積。無(wú)論
  • 關(guān)鍵字: AI  機器學(xué)習  FPGA  

一種基于FPGA的BiSS編碼器解碼器設計

  • BiSS協(xié)議是一種高速同步串行通信協(xié)議,使用BiSS協(xié)議的編碼器有利于提高伺服控制系統的動(dòng)態(tài)性能,在高精度絕對式編碼器中應用廣泛。本文在分析BiSS協(xié)議數據幀特點(diǎn)的基礎上,利用FPGA設計了BiSS協(xié)議編碼器解碼器,采集了BiSS協(xié)議編碼器位置數據和總線(xiàn)波形,通過(guò)與DSP聯(lián)合使用,基于BiSS協(xié)議編碼器對永磁同步電機的動(dòng)態(tài)性能進(jìn)行了驗證,結果表明該設計的合理性。
  • 關(guān)鍵字: BiSS  FPGA  編碼器  DSP  202108  

基于FPGA的一種DDR4存儲模塊設計

  • 5G通信的主要特征包括“高速率、大帶寬”,為了滿(mǎn)足高速率、大帶寬數據的傳輸要求,需要一種存儲技術(shù)對數據進(jìn)行存儲。本文就存儲技術(shù)結合DDR4協(xié)議,設計了一種DDR4傳輸機制,本研究采用高性能的XCVU9P系列的FPGA芯片作為控制芯片,使用其內部自帶的DDR4 SDRAM(MIG)IP核進(jìn)行例化核設計。經(jīng)過(guò)驗證,實(shí)現在250 MHz時(shí)鐘下對DDR4 SDRAM的讀/寫(xiě)操作,數據無(wú)丟失,能夠保證高速率、大帶寬數據正常傳輸,該傳輸機制具有良好的可靠性、適用性及有效性。
  • 關(guān)鍵字: DDR4  高速率  大帶寬  FPGA  202108  

毫米波5G接收機多速率數據設計與研究

  • 針對5G毫米波通信宏基站、微基站等設備的研發(fā)、生產(chǎn)、預認證、維修保障等測試需求,設計一款可應用于“5G新基建”通信設備產(chǎn)業(yè)鏈多環(huán)節所需儀表的高效多速率信號接收機處理模塊。采用先進(jìn)的并行多相濾波技術(shù)和任意速率比FFT處理技術(shù),基于FPGA算法平臺實(shí)現毫米波5G接收機多路信號接收時(shí)域/頻域并行變速率處理邏輯電路,提高5G復雜波形接收機信號解析的實(shí)時(shí)性。實(shí)驗結果表明,該電路能高效完成5G復雜波形接收機信號的時(shí)域/頻域解析,適合作為毫米波5G接收機多速率數據處理實(shí)施方案,滿(mǎn)足毫米波5G接收機的功能設計要求。
  • 關(guān)鍵字: FPGA  5G  毫米波  接收機  202105  

基于EG4A20BG256和AD7403的電流采樣電路設計

  • AD7403是一種Σ-Δ型模數轉換器,廣泛應用于需要電氣隔離的伺服控制電機相電流采集場(chǎng)合。EG4A20BG256是一種國產(chǎn)FPGA,適用于伺服控制系統信號采集﹑接口擴展等應用場(chǎng)景。本文基于EG4A20BG256 FPGA設計了AD7403模數轉換器接口電路,采集永磁同步電機相電流,并與伺服控制電路內霍爾電流傳感器和DSP采樣結果進(jìn)行了對比。結果表明,EG4A20BG256 FPGA可以通過(guò)AD7403模數轉換器實(shí)現對永磁同步電機相電流的準確采集。
  • 關(guān)鍵字: AD7403  EG4A20BG256  FPGA  DSP  永磁同步電機  202105  

衛星導航信號多通道隔離轉換測量顯示系統的設計實(shí)現

  • 設計并實(shí)現了一種BD/GPS衛星導航信號多通道隔離轉換測量顯示系統。該系統將一路輸入的BD/GPS信號通過(guò)功分器轉換為等量的四路隔離輸出信號,經(jīng)FPGA解析后實(shí)時(shí)顯示在電腦屏幕上,為BD/GPS信號的使用提供直觀(guān)的數據基礎。
  • 關(guān)鍵字: BD/GPS  FPGA  功分器  隔離  202107  

一種BiSS協(xié)議的編碼器數據讀取方法

  • 摘要:針對目前BiSS協(xié)議編碼器數據讀取多采用FPGA實(shí)現的實(shí)際情況,文中介紹一種基于XMC4500微控制器的BiSS協(xié)議編碼器數據讀取實(shí)現方案。采用該方案,可將使用BiSS協(xié)議編碼器的伺服系統控制電路常用的DSP+FPGA雙控制器架構方式簡(jiǎn)化為XMC4500單控制器方式,在一定程度上降低了硬件成本和開(kāi)發(fā)難度。用該方案采集BiSS協(xié)議編碼器數據的實(shí)物平臺,使用LabVIEW顯示對讀取的數據,并與電機自帶增量編碼器值進(jìn)行對比,同時(shí)記錄BiSS協(xié)議編碼器實(shí)際數據波形圖,結果表明,該方案具有較高的采樣速率和較好
  • 關(guān)鍵字: 202106  BiSS  XMC4500  DSP  FPGA  LabVIEW  
共6521條 21/435 |‹ « 19 20 21 22 23 24 25 26 27 28 » ›|

fpga-nios介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga-nios!
歡迎您創(chuàng )建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>