<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga-ask

半導體行業(yè)整并風(fēng)潮加劇 兩天四起收購案

  • 從目前來(lái)看,半導體的并購已經(jīng)蔓延到整個(gè)產(chǎn)業(yè)鏈,從最上游的材料廠(chǎng)商環(huán)球晶圓到設備廠(chǎng)商ASML,再到芯片設計廠(chǎng)商如Lattice、Skyworks、Intel等,繼續到封裝市場(chǎng)日月光合并硅品、Amkor收購J-Deivce,一口氣到下游的終端廠(chǎng)商,簡(jiǎn)而言之,實(shí)力越發(fā)的集中,強強合并的趨勢十分明顯,就差芯片制造了。
  • 關(guān)鍵字: 萊迪思  FPGA  

AD7502構成的PSK/ASK電路

  • 圖給出PSK/ASK電路。它主要由多路復用器和移相器構成。其中,移相器采用Maxim公司的高速運算放大器MAX477所構成的反相放大電路實(shí)現,多路復用器采用ADI公司的AD7502。當兩條通道選擇控制線(xiàn)A1AO為ll時(shí),輸出原信號;當A1A0...
  • 關(guān)鍵字: AD7502  PSK  ASK  

Lattice接受13億美元中資背景Canyon Bridge收購要約

  •   萊迪思半導體(Lattice Semiconductor)與Canyon Bridge資本共同宣布,雙方簽署收購協(xié)議,Canyon Bridge將以每股8.3美元現金收購Lattice,計入Lattice債務(wù),總收購價(jià)格近13億美元。此價(jià)格比Lattice11月2日收盤(pán)價(jià)溢價(jià)30%。   Lattice總裁兼CEO Darin G. Billerbeck對能達成交易非常滿(mǎn)意,“今天我們很高興與Canyon Bridge簽署協(xié)議,這次交易將給股東帶來(lái)很好的回報。Lattice董事會(huì )、財務(wù)部
  • 關(guān)鍵字: Lattice  FPGA  

一種基于單片機的高精度超聲波多路同步測距系統設計

  •   0 引言   超聲波測距作為一種非接觸性的檢測方法,因其結構簡(jiǎn)單緊湊、可靠性高、價(jià)格低廉、實(shí)時(shí)性強等優(yōu)點(diǎn),近年來(lái)已經(jīng)得到了廣泛應用,如液位測量,修路過(guò)程中路面平整檢測,汽車(chē)倒車(chē)雷達,機器人輔助視覺(jué)識別系統等。但因超聲波在空氣中傳播時(shí)受到諸如環(huán)境溫度、濕度、風(fēng)速等影響,傳統的超聲波測距系統精度普遍較低。文獻[4]采用了在系統中增加硬件溫度補償模塊僅在一定程度上可以避免因環(huán)境溫度變化帶來(lái)的測量誤差。文獻[5,6]中采用小波等處理算法,也并不能彌補系統本質(zhì)上的缺陷。因此,研究了一種控制精度高,適用范圍寬的
  • 關(guān)鍵字: 超聲波測距  FPGA  

萊迪思推出ECP5-5G FPGA, 適用于通信和工業(yè)市場(chǎng)的優(yōu)化互連解決方案

  •   萊迪思半導體公司,客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應商,今日宣布推出基于全新ECP5-5G™器件的IP和解決方案,該器件是公司低功耗、小尺寸ECP5互連FPGA產(chǎn)品系列的最新成員,適用于工業(yè)和通信應用。該產(chǎn)品可在各類(lèi)應用中實(shí)現到ASIC和ASSP的無(wú)縫互連,包括小型蜂窩、低端路由器、回程、低功耗無(wú)線(xiàn)電、攝像頭、機器視覺(jué)和游戲平臺等應用。   萊迪思的ECP5-5G產(chǎn)品系列經(jīng)過(guò)優(yōu)化,能夠為5G SERDES應用提供成本、功耗超低以及尺寸超小的解決方案。器件支持多個(gè)5G SERDES協(xié)議,
  • 關(guān)鍵字: 萊迪思  FPGA  

一種基于FPGA的FIR數字濾波器設計與實(shí)現

  • 摘要:有限沖擊響應(FIR)濾波器是數字通信系統中常用的基本模塊。文章設計了一種流水結構的FIR濾波器,通過(guò)FPGA對其進(jìn)行硬什加速控制。仿真結果驗證了所設計的FIR流水結構濾波器功能的正確性。0 引言隨著(zhù)數字通信技術(shù)
  • 關(guān)鍵字: FIR濾波器  FPGA  流水結構  

FPGA數字核脈沖分析器硬件設計解析

  • 國內譜儀技術(shù)多年來(lái)一直停留在模擬技術(shù)水平上,數字化能譜測量技術(shù)仍處于方法研究階段。為了滿(mǎn)足不斷增長(cháng)的高性能能譜儀需求,迫切需要研制一種數字化gamma;能譜儀。通過(guò)核脈沖分析儀顯示在顯示器上的核能譜幫助人們
  • 關(guān)鍵字: FPGA  數字核脈沖分析器  

基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

  • 摘要 網(wǎng)絡(luò )下載器作為航天計算機地面檢測系統的重要組成部分,發(fā)揮著(zhù)重要的作用。文中主要介紹了網(wǎng)絡(luò )下栽器的總體設計思路,給出了硬件模塊的設計原理圖。并在PCB設計中,對于LVDS接口、高速總線(xiàn)以及疊層的設計中給出
  • 關(guān)鍵字: LVDS  通用下載器  FPGA  

基于FPGA的視頻實(shí)時(shí)邊緣檢測系統

  • 摘要:對于視頻圖像檢測與識別的需要,提出了一種基于FPGA的視頻邊緣檢測系統設計方案,并完成系統的硬件設計。通過(guò)FPGA控制攝像頭進(jìn)行視頻采集,雙端口SDRAM對圖像數據進(jìn)行緩存,FPGA再對數據進(jìn)行實(shí)時(shí)處理。實(shí)際采用
  • 關(guān)鍵字: FPGA  OV7670  視頻采集  邊緣檢測  VGA  

FPGA搶答器設計與實(shí)現

  • 搶答器在各類(lèi)競賽中的必備設備,有單路輸入的,也有組輸入方式,本設計以FPGA 為基礎設計了有三組輸入(每組三人),具有搶答計時(shí)控制,能夠對各搶答小組成績(jì)進(jìn)行相應加減操作的通用型搶答器;現行的搶答器中主要有兩種
  • 關(guān)鍵字: FPGA  搶答器  設計  

FPGA雙雄公布季度財報數據顯示一片光明

  • FPGA供應商Altera和賽靈思近日陸續公布了健康的財務(wù)數據。Altera公司四季度銷(xiāo)售額為4.544億美元,環(huán)比增長(cháng)2%同比增長(cháng)3%。賽靈思則為5.87億美元,環(huán)比下降了2%,但是同比激增15%。“受益于Kintex 7系列產(chǎn)品的熱
  • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  SoC  數字信號處理  消費電子  FPGA  

Xilinx助力邁信成功推出POWERLINK主站

  • 基于賽靈思Zynq All Programmable SoC的解決方案幫助中國武漢邁信電氣技術(shù)有限公司大大降低了開(kāi)發(fā)難度,同時(shí)大幅加速了開(kāi)發(fā)進(jìn)程,使得中國武漢邁信電氣技術(shù)有限公司成為市場(chǎng)上POWERLINK主站的首家中國供應商。2013
  • 關(guān)鍵字:   FPGA  IP  嵌入式  PLD  CPLD  SoC  數字信號處理  消費電子  FPGA  

基于FPGA的振動(dòng)信號采集系統設計及實(shí)現

  • 針對機械設備運行中的振動(dòng)監控,設計振動(dòng)信號采集系統,提出了一種基于FPGA的振動(dòng)信號采集系統的設計方案。重點(diǎn)闡述了系統硬件結構組成、信號調理電路和數據采集模塊的設計,同時(shí)對A/D采樣的控制邏輯進(jìn)行了討論。經(jīng)試驗驗證表明,該系統可達到采樣率10 K每秒、采集精度16位,能夠滿(mǎn)足實(shí)時(shí)性和精度要求。
  • 關(guān)鍵字: 加速度傳感器  振動(dòng)信號  信號采集  FPGA  

基于FPGA的串行多階FIR濾波器設計

  • 摘要 FIR濾波器的設計分為濾波器系數計算和濾波器結構的具體兩個(gè)部分。為說(shuō)明使用FPGA實(shí)現FIR的靈活性,文中列舉了一個(gè)多階串行FIR濾波器實(shí)例,并給出主要的源代碼和相關(guān)模塊的時(shí)序和功能說(shuō)明,最后使用Matlab和Quar
  • 關(guān)鍵字: FPGA  FIR數字濾波器  Matlab  仿真  

基于A(yíng)ltera cyclone V SOC的JPEG編碼分析

  • H.264等視頻壓縮算法在視頻會(huì )議中是核心的視頻處理算法,它要求在規定的短時(shí)間內,編解碼大量的視頻數據,目前主要都是在DSP上運行。未來(lái)在添加4k*2k、H.265編解碼等功能,并要求控制一定成本的情況下,面臨DSP性能瓶
  • 關(guān)鍵字: altera  Cyclone V SoC  FPGA  DSP  
共6427條 96/429 |‹ « 94 95 96 97 98 99 100 101 102 103 » ›|

fpga-ask介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga-ask!
歡迎您創(chuàng )建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>