<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga soc

淺析SoC時(shí)代的多核DSP產(chǎn)品

  •   數字信號處理器(DSP)是對數字信號進(jìn)行高速實(shí)時(shí)處理的專(zhuān)用處理器。在當今的數字化的背景下,DSP已經(jīng)成為電子工業(yè)領(lǐng)域增長(cháng)最迅速的產(chǎn)品之一。據世界半導體貿易統計組織(WSTS)發(fā)布的統計和預測報告顯示,1996~2005年,全球DSP市場(chǎng)將一直保持穩步增長(cháng),2005年的增長(cháng)率將達34%。因此,全球DSP市場(chǎng)的前景非常廣闊,DSP已成為數字通信、智能控制、消費類(lèi)電子產(chǎn)品等領(lǐng)域的基礎器件。隨著(zhù)應用領(lǐng)域的擴大,人們對DSP應用系統的性能、功耗和成本提出了越來(lái)越高的要求,并嘗試著(zhù)在單一硅片上集成更多的
  • 關(guān)鍵字: SoC  多核  DSP  嵌入式系統  

基于FPGA和EPP的圖像傳感器高速數據采集系統

  • 引言           USB、串口、并口是PC機和外設進(jìn)行通訊的常用接口,但對于數據量大的圖像來(lái)說(shuō),若利用串行RS-232協(xié)議進(jìn)行數據采集,速度不能達到圖像數據采集所需的要求;而用USB進(jìn)行數據采集,雖能滿(mǎn)足所需速度,但要求外設必須支持USB協(xié)議,而USB協(xié)議與常用工程軟件的接口還不普及,給使用帶來(lái)困難。有些用戶(hù)為了利用標準并行口(SPP)進(jìn)行數據采集,但SPP協(xié)議的150kb/s傳輸率對于圖像數據采集,同樣顯得
  • 關(guān)鍵字: 嵌入式系統  單片機  圖像傳感器  FPGA  EPP  

基于U盤(pán)和單片機的FPGA配置

  • 引 言        FPGA廣泛應用在電子通信領(lǐng)域,其安全性引起了注意,本文針對安全配置提出了解決方案。   現場(chǎng)可編程門(mén)陣列FPGA(Field Programmablc Gate Array)是基于門(mén)陣列方式為用戶(hù)提供可編程資源的,其內部邏輯結構的形成是由配置數據決定的。采用在線(xiàn)可重配置方式ICR(In-Circuit Reconfigurability)將這些配置數據配置到FPGA內部SRAM中,但由于SRAM的易
  • 關(guān)鍵字: 嵌入式系統  單片機  U盤(pán)  FPGA  MCU和嵌入式微處理器  

醫療半導體市場(chǎng)快速增長(cháng)便攜式成熱門(mén)

  • 英特爾公司前CEO貝瑞特曾經(jīng)預言,醫療產(chǎn)品將帶動(dòng)全球半導體產(chǎn)業(yè)快速增長(cháng)。飛利浦公司也通過(guò)出售半導體業(yè)務(wù)將精力集中在醫療和消費電子業(yè)務(wù)上,可以預見(jiàn),醫療半導體市場(chǎng)將成為半導體產(chǎn)業(yè)發(fā)展的一大熱點(diǎn)。那么,醫療電子和醫療半導體市場(chǎng)最近取得的令人興奮的進(jìn)展有哪些?主流半導體公司如何預測醫療電子和醫療半導體市場(chǎng)的規模?DSP、無(wú)線(xiàn)技術(shù)、高精度模擬器件(HPA)、FPGA等產(chǎn)品在醫療電子市場(chǎng)的應用前景如何?便攜式醫療設備產(chǎn)品對半導體產(chǎn)品主要提出哪些要求?主流半導體供應商對醫療半導體市場(chǎng)有哪些規劃?全球著(zhù)名的半導體廠(chǎng)商就
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  DSP  FPGA  醫療半導體  MCU和嵌入式微處理器  

片上系統中斷機制的可靠性設計

  • 1 引言在嵌入式系統應用中,異步實(shí)時(shí)交互系統占了很大部分,這就要求系統對數據或者控制信號的輸入具有較高的響應速度。相對查詢(xún)方式而言,中斷方式具有響應速度快、效率高等特點(diǎn),因而在嵌入式系統中廣泛采用。隨著(zhù)VLSI進(jìn)入深亞微米時(shí)代,嵌入式系統趨向于片上系統(SOC),中斷控制部分不再由獨立的通用中斷控制芯片構成,而是由系統開(kāi)發(fā)者根據特定的中斷類(lèi)型設計專(zhuān)用的中斷控制邏輯。目前,對于中斷控制器的設計方法以及中斷的快速轉移等已經(jīng)有大量的研究,但是對于中斷機制的可靠性問(wèn)題研究較少。事實(shí)上,中斷機制的可靠性問(wèn)題是不可忽
  • 關(guān)鍵字: 嵌入式系統  單片機  SOC  噪音干擾  操作系統  

一種基于Java的可編程嵌入式系統設計

  • 1. 概述           傳統的嵌入式系統設計的主要目標是找到一種優(yōu)化的體系結構來(lái)完成單一的,特定的功能。對這樣的系統來(lái)說(shuō),ASIC和核心處理器是作為特別的構件模塊加以考慮的:設計者根據應用的要求選擇適當的ASIC,根據給定的性能要求比如處理器主頻,系統穩定性,以及對功耗的要求等選用適當的處理器內核。          
  • 關(guān)鍵字: 嵌入式系統  單片機  Java  FPGA  開(kāi)發(fā)工具  

Tensilica和Tallika共同發(fā)布安全SoC FPGA平臺

  • Tensilica公司和Tallika公司日前共同發(fā)布基于Tensilica公司Xtensa處理器IP核的可配置安全SoC FPGA/ASIC平臺。該完全經(jīng)過(guò)驗證和硅驗證的硬件/軟件平臺對于任意一個(gè)需要完整RSA實(shí)現方案(包括加密、解密、密鑰對生成加速)和/或集成了硬件安全功能的SoC設計團隊而言皆是理想選擇。 Tallika安全解決方案包括一顆Tensilica帶有32位AHB/APB骨干總線(xiàn)的Xtensa處理器IP核以及Tallika公司基于鏈表結構的DMA控制器,后者集成了其安全IP核模塊
  • 關(guān)鍵字: 嵌入式系統  單片機  Tensilica  Tallika  FPGA  MCU和嵌入式微處理器  

ACTEL FPGA挑戰0.1毫瓦

  • 為了應對當今便攜式設計人員面臨的挑戰,Actel超低功耗 IGLOO現場(chǎng)可編程門(mén)陣列(FPGA) 結合ARM Cortex-M1處理器技術(shù),使靜態(tài)功耗只有0.1mW,可應用于電子書(shū)/PDA、安全U盤(pán)(指紋符合才能打開(kāi)U盤(pán))、存儲解決方案、醫療、工業(yè)等領(lǐng)域。 Actel 產(chǎn)品市場(chǎng)拓展副總裁Rich Brossart在北京的發(fā)布會(huì )上說(shuō):“相比于競爭對手的產(chǎn)品功耗,我們的靜態(tài)功耗要低300倍以上。例如某個(gè)反熔絲競爭對手,該廠(chǎng)家業(yè)務(wù)轉向用戶(hù)定制的CSSP;低功耗C
  • 關(guān)鍵字: 嵌入式系統  單片機  ACTEL  FPGA  MCU和嵌入式微處理器  

帶8051內核的系統級ADC芯片MSC1210介紹及應用

  •   摘要:介紹德州儀器公司最近出品的帶有高性能8051內核的系統級ADC芯片——MSC1210。說(shuō)明8051內核單片機的特點(diǎn)、懷能以及片上Flash、24位高精度A/D轉換器的使用方法。利用MSC1210豐富的片上資源,可以很簡(jiǎn)單地構建精密數據采集系統。     關(guān)鍵詞:MSC1210 SoC 24位ADC FGA   MSC1210是德州儀器公司推出的系統級高精度ADC芯片系列,內置24位低功∑—ΔADC前端信號調理電路—多路模擬開(kāi)關(guān)、緩沖器、PGA、電壓參考,且集成
  • 關(guān)鍵字: MSC1210  SoC  24位ADC  FGA  MCU和嵌入式微處理器  

基于FPGA的HSDI接口設計

  • HSDI是一種可配置的高速數據指揮通道。本文首先介紹兩種高速數據接口HSDI A和HSDI B的硬件結構,隨后介紹兩種HSDI接口上信號的時(shí)序和功能操作,最后結合實(shí)例重點(diǎn)介紹如何采用FPGA實(shí)現HSDI接口的設計。
  • 關(guān)鍵字: FPGA  HSDI  接口設計    

基于CPLD的LED點(diǎn)陣顯示控制器

  • 在系統可編程技術(shù)(ISP—In System Programming)及其在系統可編程系列器件,是90年代迅速發(fā)展起來(lái)的一種新技術(shù)和新器件。   現場(chǎng)可編程器件(FPGA和CPLD)等ISP器件無(wú)須編程器,利用器件廠(chǎng)商提供的編程套件,采用自頂而下的模塊化設計方法,使用原理圖或硬件描述語(yǔ)言(VHDL)等方法來(lái)描述電路邏輯關(guān)系,可直接對安裝在目標板上的器件編程。它易學(xué)、易用、簡(jiǎn)化了系統設計,減小了系統規模,縮短設計周期,降低了生產(chǎn)設計成本,從而給電子產(chǎn)品的設計和生產(chǎn)帶來(lái)了革命性的變化。   1、系統結構
  • 關(guān)鍵字: 工業(yè)控制  FPGA  CPLD  LED  伺服控制  

基于DSP和FPGA的磁浮列車(chē)同步485通信方式研究

  • 在高速磁浮交通系統中,車(chē)載測速定位單元對車(chē)輛的位置和速度進(jìn)行實(shí)時(shí)測量,并將位置和速度信號通過(guò)無(wú)線(xiàn)電系統傳送至地面上的牽引控制系統和運行控制系統,以用于長(cháng)定子直線(xiàn)同步電機牽引的反饋控制,以及車(chē)輛運行的指揮和安全防護。測速定位單元是牽引和運控系統閉環(huán)控制的核心與關(guān)鍵。  測速定位單元緊鄰懸浮電磁鐵及長(cháng)定子繞組和鐵心,處于懸浮磁場(chǎng)和牽引磁場(chǎng)中,電磁環(huán)境非常復雜,這對其通信設備的電磁兼容性能提出了很高的要求。另外,為滿(mǎn)足牽引控制系統的需求,測速定位信號的精度要求相當高。因此,測速定位信號傳輸的速度、實(shí)時(shí)
  • 關(guān)鍵字: 嵌入式系統  單片機  DSP  FPGA  磁浮列車(chē)  MCU和嵌入式微處理器  

基于單片機P89C61X2的FPGA配置

  • 引 言 大部分FPGA采用基于SRAM(靜態(tài)隨機存儲器)的查找表邏輯形成結構,就是用SRAM構成邏輯函數發(fā)生器。SRAM工藝的芯片在掉電后信息就會(huì )丟失,需要外加一片專(zhuān)用配置芯片。在上電時(shí),由這個(gè)專(zhuān)用配置芯片把數據加載到FPGA中,然后FPGA就可以正常工作。這就是在線(xiàn)可重配置ICR(In-Circuit Reconfigurability)方式。 Altera公司生產(chǎn)的具有ICR功能的APEX、FLEX10K、ACEX、FLEX6000等系列器件可以使用6種模式進(jìn)行配置,即使用專(zhuān)用EP
  • 關(guān)鍵字: 嵌入式系統  單片機  P89C61X2  FPGA  單板計算機  

SPARC體系的S698系列SoC及其應用

  • 1 S698的典型結構 S698是歐比特公司在借鑒國際最新研究成果的基礎上,自行研發(fā)的系列高性能SoC芯片的總稱(chēng)。它主要面向工業(yè)控制、航空航天控制、軍用電子設備、POS及稅控機終端以及消費電子等嵌入式領(lǐng)域的應用。 典型的S698 SoC芯片由整型處理單元、Cache模塊、浮點(diǎn)處理單元、片內總線(xiàn)、時(shí)鐘管理模塊、硬件調試支持單元、存儲器控制器以及其他片內外設等模塊組成。圖1為其典型的結構框圖。   2 S698的主要特征 S698系列SoC芯片具有如下主要特征: ◆內核為基于SPARC
  • 關(guān)鍵字: 嵌入式系統  單片機  SPARC  SoC  S698  MCU和嵌入式微處理器  

基于SOC/IP的智能傳感器設計研究

  • 引言    智能傳感器技術(shù)是一門(mén)正在蓬勃發(fā)展的現代傳感器技術(shù),是涉及微機械和微電子技術(shù)、計算機技術(shù)、網(wǎng)絡(luò )與通信技術(shù)、信號處理技術(shù)、電路與系統、傳感技術(shù)、神經(jīng)網(wǎng)絡(luò )技術(shù)、信息融合技術(shù)、小波變換理論、遺傳理論、模糊理論等多種學(xué)科的綜合技術(shù)。    智能傳感器中智能功能如:數字信號輸出、信息存儲與記憶、邏輯判斷、決策、自檢、自校、自補償都是以微處理器為基礎的?;谖⑻幚砥鞯膫鞲衅鲝暮?jiǎn)單的數字化與信息處理已發(fā)展到了目前具有網(wǎng)絡(luò )通信功能、神經(jīng)網(wǎng)絡(luò )、模糊理論、遺傳理論、小波變換理論、多傳感器信息融合
  • 關(guān)鍵字: 嵌入式系統  單片機  SOC/IP  傳感器  傳感器  
共7974條 496/532 |‹ « 494 495 496 497 498 499 500 501 502 503 » ›|

fpga soc介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga soc!
歡迎您創(chuàng )建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>