<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> flash fpga

基于EDMA的FPGA與DSP之間圖像高速穩定數據傳輸的的設計與實(shí)現

  • 設計了在FPGA與DSP之間進(jìn)行圖像數據傳輸的硬件結構,介紹了EDMA的工作原理、傳輸參數配置和EDMA的傳輸流程。在開(kāi)發(fā)的實(shí)驗平臺上實(shí)現了這一傳輸過(guò)程。借助TI公司的DSP調試平臺CCS把接收到的圖像數據恢復成圖像,驗證了傳輸過(guò)程的正確性和穩定性。
  • 關(guān)鍵字: EDMA  數據傳輸  FPGA  

FPGA系統設計的仿真驗證之: 仿真測試文件(Testbench)的設計方法

  • 隨著(zhù)設計量和復雜度的不斷增加,數字設計驗證變得越來(lái)越難,所消耗的成本也越來(lái)越高。面對這種挑戰,驗證工程師必須依靠相應的驗證工具和方法才行。對于大型的設計,比如上百萬(wàn)門(mén)的設計驗證,工程師必須使用一整套規范的驗證工具;而對于較小的設計,使用具有HDL testbench的仿真器是一個(gè)不錯的選擇。
  • 關(guān)鍵字: 仿真驗證  仿真測試文件  FPGA  Testbench  

基于D類(lèi)功率放大的高效率音頻功率放大器設計

  • 為提高功放效率,以適應現代社會(huì )高效、節能和小型化的發(fā)展趨勢,以D類(lèi)功率放大器為核心,以單片機89C51和可編程邏輯器件(FPGA)進(jìn)行控制及時(shí)數據的處理,實(shí)現了對音頻信號的高效率放大。系統最大不失真輸出功率大于1 W,可實(shí)現電壓放大倍數1~20連續可調,并增加了短路保護斷電功能,輸出噪聲低。系統可對功率進(jìn)行計算顯示,具有4位數字顯示,精度優(yōu)于5%
  • 關(guān)鍵字: 音頻放大器  D類(lèi)功率放大  FPGA  

FPGA設計開(kāi)發(fā)軟件Quartus II的使用技巧之: 創(chuàng )建工程設計文件

  • Quartus II軟件將工程信息存儲在Quartus II工程配置文件中,如表5.1所示。它包含有關(guān)Quartus II工程的所有信息,包括設計文件、波形文件、SignalTap? II文件、內存初始化文件以及構成工程的編譯器、仿真器和軟件構建設置。
  • 關(guān)鍵字: QuartusII  編譯器  FPGA  仿真器  

FPGA設計開(kāi)發(fā)軟件Quartus II的使用技巧之:Quartus II軟件基礎介紹

  • Quartus II設計軟件是Altera提供的完整的多平臺設計環(huán)境,能夠直接滿(mǎn)足特定設計需要,為可編程芯片系統(SOPC)提供全面的設計環(huán)境。Quartus II軟件含有FPGA和CPLD設計所有階段的解決方案。
  • 關(guān)鍵字: QuartusII  Max+PlusII  FPGA  

硬件描述語(yǔ)言Verilog HDL設計進(jìn)階之:使用函數實(shí)現簡(jiǎn)單的處理器

  • 本實(shí)例使用Verilog HDL設計一個(gè)簡(jiǎn)單8位處理器,可以實(shí)現兩個(gè)8位操作數的4種操作。在設計過(guò)程中,使用了函數調用的設計方法。
  • 關(guān)鍵字: VerilogHDL  函數  處理器  FPGA  

硬件描述語(yǔ)言Verilog HDL設計進(jìn)階之:自動(dòng)轉換量程頻率計控制器

  • 本實(shí)例使用Verilog HDL設計一個(gè)可自動(dòng)轉換量程的頻率計控制器。在設計過(guò)程中,使用了狀態(tài)機的設計方法,讀者可根據綜合實(shí)例6的流程將本實(shí)例的語(yǔ)言設計模塊添加到自己的工程中。
  • 關(guān)鍵字: VerilogHDL  頻率計控制器  FPGA  

基于PXI總線(xiàn)的航天設備測試用高精度恒流源的設計與實(shí)現

  • 給出了一種基于PXI總線(xiàn)的高精度恒流源的實(shí)現方法,介紹了其電路各個(gè)組成部分。測量結果其精度和分辨率均為15.7位,可應用于要求高精度的測試系統。
  • 關(guān)鍵字: 高精度恒流源  PXI總線(xiàn)  FPGA  

硬件描述語(yǔ)言Verilog HDL設計進(jìn)階之: 典型實(shí)例-狀態(tài)機應用

  • 狀態(tài)機設計是HDL設計里面的精華,幾乎所有的設計里面都或多或少地使用了狀態(tài)機的思想。狀態(tài)機,顧名思義,就是一系列狀態(tài)組成的一個(gè)循環(huán)機制,這樣的結構使得編程人員能夠更好地使用HDL語(yǔ)言,同時(shí)具有特定風(fēng)格的狀態(tài)機也能提高程序的可讀性和調試性。
  • 關(guān)鍵字: VerilogHDL  狀態(tài)機  FPGA  

硬件描述語(yǔ)言Verilog HDL設計進(jìn)階之: 邏輯綜合的原則以及可綜合的代碼設計風(fēng)格

  • 用always塊設計純組合邏輯電路時(shí),在生成組合邏輯的always塊中,參與賦值的所有信號都必須有明確的值,即在賦值表達式右端參與賦值的信號都必需在always @(敏感電平列表)中列出。
  • 關(guān)鍵字: VerilogHDL  邏輯綜合  FPGA  

基于FPGA的可配置判決反饋均衡器的設計

  • 在移動(dòng)通信和高速無(wú)線(xiàn)數據通信中,多徑效應和信道帶寬的有限性以及信道特性的不完善性導致數據傳輸時(shí)不可避免的產(chǎn)生碼間干擾,成為影響通信質(zhì)量的主要因素,而信道的均衡技術(shù)可以消除碼間干擾和噪聲,并減少誤碼率。其中判決反饋均衡器(DFE)是一種非常有效且應用廣泛得對付多徑干擾得措施。
  • 關(guān)鍵字: 無(wú)線(xiàn)數據通訊  可配置均衡器  FPGA  

Verilog HDL基礎之:實(shí)例5 交通燈控制器

  • 本實(shí)例通過(guò)Verilog HDL語(yǔ)言設計一個(gè)簡(jiǎn)易的交通等控制器,實(shí)現一個(gè)具有兩個(gè)方向、共8個(gè)燈并具有時(shí)間倒計時(shí)功能的交通燈功能。
  • 關(guān)鍵字: VerilogHDL  華清遠見(jiàn)  FPGA  交通燈控制器  

基于FPGA的CAN總線(xiàn)轉換USB接口的設計方案

  • 這里以CAN總線(xiàn)通信接口為例,詳細論述了基于FPGA的CAN總線(xiàn)轉換USB接口的設計方案。
  • 關(guān)鍵字: 光電隔離  CAN總線(xiàn)轉換器  FPGA  

借助MATLAB算法數學(xué)模型實(shí)現FPGA浮點(diǎn)定點(diǎn)轉換

  • 當創(chuàng )建一個(gè) DSP 算法的數學(xué)模型時(shí),MATLAB 是天然之選,且出于硬件考慮,可以無(wú)阻礙地使用。將一個(gè)算法轉換為在 FPGA 上實(shí)現的定點(diǎn)模型是一個(gè)復雜的、可從 AccelDSP Synthesis 綜合工具提供的自動(dòng)化、加速和可視化功能中大大受益的過(guò)程。
  • 關(guān)鍵字: DSP算法  matlab  FPGA  

FPGA最小系統之:實(shí)例1 在A(yíng)ltera的FPGA開(kāi)發(fā)板上運行第一個(gè)FPGA程序

  • 本節旨在通過(guò)給定的工程實(shí)例——“蜂鳴器播放梁祝音樂(lè )”來(lái)熟悉Altera Quartus II軟件的基本操作、設計、編譯及仿真流程。同時(shí)使用基于A(yíng)ltera FPGA的開(kāi)發(fā)板將該實(shí)例進(jìn)行下載驗證,完成工程設計的硬件實(shí)現,熟悉Altera FPGA開(kāi)發(fā)板的使用及配置方式。
  • 關(guān)鍵字: Cyclone  Altera  FPGA  QuartusII  FPGA最小系統  
共6878條 85/459 |‹ « 83 84 85 86 87 88 89 90 91 92 » ›|

flash fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條flash fpga!
歡迎您創(chuàng )建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>