<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> flash fpga

基于CPLD的FPGA從并快速加載方案

  • 現場(chǎng)可編程門(mén)陣列(FPGA)作為專(zhuān)用集成電路(ASIC)領(lǐng)域的一種半定制電路,可以根據設計的需要靈活實(shí)現各種接口或者總線(xiàn)的輸出,在設備端的通信產(chǎn)品中已得到越來(lái)越廣泛的使用。FPGA 是基于靜態(tài)隨機存儲器(SRAM)結構的,
  • 關(guān)鍵字: FPGA    CPLD    控制器    從并    加載  

基于FPGA的多路視頻收發(fā)系統的設計與實(shí)現

  • 摘要:為了實(shí)現對多路視頻和數據信號的同步傳輸,提出了一種基于FPGA的視頻數據綜合傳輸系統設計方案,并完成系統的軟硬件設計。該系統的硬件部分主要由FPGA、CPLD芯片及光模塊等設備組成,軟件部分采用VHDL語(yǔ)言進(jìn)行
  • 關(guān)鍵字: 視頻傳輸  FPGA  數據傳輸  光模塊  

FPGA實(shí)現的FIR算法在汽車(chē)動(dòng)態(tài)稱(chēng)重儀中的應用

  •   引言   車(chē)輛在動(dòng)態(tài)稱(chēng)重時(shí),作用在平臺上的力除真實(shí)軸重外,還有許多因素產(chǎn)生的干擾力,如:車(chē)速、車(chē)輛自身諧振、路面激勵、輪胎驅動(dòng)力等,給動(dòng)態(tài)稱(chēng)重實(shí)現高精度測量造成很大困難。若在消除干擾的過(guò)程中采用模擬方法濾波,參數則不能過(guò)大,否則將產(chǎn)生過(guò)大的延遲導致不能實(shí)現實(shí)時(shí)處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數字濾波消除干擾。   FIR濾波的原理及實(shí)現   本文采用FIR數字濾波,其原理如公式1所示。   Y(n)= (1)   其中h(k)為系統濾波參數,x(n)為采集的信
  • 關(guān)鍵字: FPGA  FIR  

基于USB2.0協(xié)議的通用測控通信接口設計

  • 隨著(zhù)我國航空航天技術(shù)的迅速發(fā)展,對地面遙控遙測接收機的實(shí)時(shí)性和高速數據傳輸性能的要求越來(lái)越高。越來(lái)越多的遙測遙控地面信道處理器都采用了實(shí)時(shí)能力更強的高速DSP/FPGA架構設計方案?;贒SP/FPGA架構的設計方案
  • 關(guān)鍵字: CY7C68013A  測控通信  FPGA  USB固件設計  

ARM與神經(jīng)網(wǎng)絡(luò )處理器的通信方案設計

  • 摘要:基于A(yíng)RM芯片和FPGA的特點(diǎn),設計了一種ARM與FPGA人工神經(jīng)網(wǎng)絡(luò )處理器之間的通信方案。該方案采用ARM的ZDMA控制器對數據傳輸進(jìn)行控制,完成ARM與神經(jīng)網(wǎng)絡(luò )處理器的控制寄存器組、分布式存儲器、樣本存儲器等存儲體
  • 關(guān)鍵字: 神經(jīng)網(wǎng)絡(luò )  嵌入式  通信  ARM  FPGA  S3C44BOX  ZDMA  

基于雙口RAM核監測數字示波器設計研究

  • 摘要:在核監測中,常將各種傳感器輸出的信號通過(guò)A/D轉換器轉換為數字信號,然后利用數字信號處理技術(shù)對各種核信號進(jìn)行數字處理。為了準確測量核信號數字波形的各種參數,對基于FPGA雙口RAM的數字示波器進(jìn)行了設計和
  • 關(guān)鍵字: 核脈沖  數字示波器  數字波形  FPGA  雙口RAM  

基于FPGA的數字通信實(shí)訓平臺的設計與實(shí)現

  • 摘要:本實(shí)訓平臺著(zhù)眼于提升高職層次學(xué)生的職業(yè)能力,圍繞典型的數字通信系統模型,設計了擴展性強、可測性好的FPGA核心板,并開(kāi)發(fā)了多個(gè)配套的功能模塊。憑借著(zhù)FPGA強大的硬件可編程能力,創(chuàng )設了分層遞進(jìn)的實(shí)驗模式
  • 關(guān)鍵字: FPGA  數字通信系統  EP1C3T144  QuartusⅡ9.0  片上通信系統  

基于FPGA IP核的FFT實(shí)現與改進(jìn)

  • 摘要 利用FPGA IP核設計了一種快速、高效的傅里葉變換系統。針對非整數倍信號周期截斷所導致的頻譜泄露問(wèn)題,提出了一種通過(guò)時(shí)輸入信號加窗處理來(lái)抑制頻譜泄露的方法。利用Modelsim和Matlab對設計方案進(jìn)行了仿真,同
  • 關(guān)鍵字: FFT  FPGA  IP核  加窗處理  

基于FPGA的多路數字信號復接系統設計與實(shí)現

  • 摘要 數字復分接技術(shù)是數字通信網(wǎng)中的一項重要技術(shù),能將若干路低速信號合并為一路高速信號,以提高帶寬利用率和數據傳輸效率。文中在介紹數字復接系統的基礎上,采用VHDL對數字復分接系統進(jìn)行建模設計和實(shí)現。并利
  • 關(guān)鍵字: 數字復接系統  乒乓操作  先進(jìn)先出存儲器  FPGA  

JPEG2000數據壓縮的FPGA實(shí)現

  • 高性能的數據壓縮可以有效的減少數據對存儲空間和通信帶寬的要求,降低通信成本。為解決圖像數據的高壓縮性能問(wèn)題,本文提出了基于JPEG2000標準的數據壓縮系統的FPGA實(shí)現方案。相對于軟件算法實(shí)現和其他硬件方法,采用FPGA硬件實(shí)現可降低系統復雜度提高性能。最終設計的IP核具有資源占用少,性能良好和便于擴展等優(yōu)點(diǎn),能夠滿(mǎn)足通信傳輸和照相設備等應用需求。
  • 關(guān)鍵字: JPEG2000  數據壓縮  FPGA  DWT  

基于NiosⅡ的單點(diǎn)自適應控制器設計研究

  • 摘要 為了提高道路交叉口通行能力,設計了一種單點(diǎn)交叉口自適應控制系統。系統采用SOPC方案,利用具有NiosⅡ軟核的FPGA芯片設計了控制器的硬件,井利用遺傳算法建立了信號配時(shí)優(yōu)化模型、VHDL語(yǔ)言進(jìn)行了遺傳算法的硬
  • 關(guān)鍵字: NiosⅡ  FPGA  單點(diǎn)交叉口  自適應控制  遺傳算法硬件化  

高速實(shí)際據采集智能控制器的設計與實(shí)現

  • 摘要:文章以嵌入式和數據采集技術(shù)為基礎,研究設計并實(shí)現了基于A(yíng)RM+FPGA體系架構面向高速實(shí)時(shí)數據采集應用的一種實(shí)用新型智能控制器。本文闡述了主處理器ARM最小系統、協(xié)處理器FPGA最小系統和ARM與FPGA通信接口等硬
  • 關(guān)鍵字: ARM  FPGA  智能控制器  高速實(shí)時(shí)數據采集  

JEDEC標準(JESD216)S FDP對串行Flash在系統中的應用

  • JEDEC標準(JESD216)Serial Flash Discoverable Parameter (SFDP)[1]是在串行Flash中建立一個(gè)可供查詢(xún)的描述串行Flash功能的參數表。文章主要介紹了這個(gè)串行Flash功能參數表的結構、功能和作用,并給出其在系統設計中的具體應用。
  • 關(guān)鍵字: JEDEC  Flash  JESD    

基于DSP+FPGA的多混沌實(shí)時(shí)視頻圖像加密系統

  • 針對視頻圖像在數字通信中存在著(zhù)安全和隱私問(wèn)題,提出了基于DSP+FPGA技術(shù)來(lái)實(shí)現實(shí)時(shí)視頻圖像加密的系統設計方案,并詳細介紹了多混沌加密算法在DSP和FPGA上的實(shí)現。實(shí)驗結果表明多混沌實(shí)時(shí)視頻圖像加密增強了視頻圖像傳輸的安全性,同時(shí)證明了本系統對實(shí)時(shí)視頻圖像能快速地進(jìn)行加密。
  • 關(guān)鍵字: FPGA  DSP  混沌  實(shí)時(shí)視頻    

基于USB3.0協(xié)議的PC與FPGA通信系統的設計

  • 摘要 針對USB2.0在高速數據采集系統中帶寬局限問(wèn)題,設計了一款基于USB3.0總線(xiàn)的高速數據采集接口系統。通過(guò)對USB3.0的接口硬件系統、設備固件以及SLAVE FIFO與FPGA接口讀寫(xiě)操作的設計,并經(jīng)過(guò)實(shí)驗測試,USB3.0硬
  • 關(guān)鍵字: FPGA  USB3.0固件  SLAVE FIFO  數據通信  
共6878條 119/459 |‹ « 117 118 119 120 121 122 123 124 125 126 » ›|

flash fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條flash fpga!
歡迎您創(chuàng )建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>