<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

基于CCD16點(diǎn)數學(xué)模型的全自動(dòng)焦度計光學(xué)圖像系統的設計

  • 全自動(dòng)焦度儀光學(xué)系統是產(chǎn)品設計的核心,為了提高自動(dòng)焦度計的測量精度,提出一種新的測量圖像。該圖像在建立了16點(diǎn)數學(xué)模型并推導了鏡片相關(guān)參數的計算方法。該算法將16個(gè)點(diǎn)分為四組進(jìn)行計算,并取各組計算結果
  • 關(guān)鍵字: 自動(dòng)焦度計  16點(diǎn)數學(xué)模型  FPGA  面陣CCD  

在選用FPGA進(jìn)行設計時(shí)如何降低功耗

  • 傳統意義上,ASIC和CPLD是低功耗競爭中當仁不讓的贏(yíng)家。但是由于相對成本較高,且用戶(hù)對高端性能和額外邏輯的要求也越來(lái)越多,在低功耗應用中使用CPLD正在失去優(yōu)勢。ASIC也面臨相同的風(fēng)險。而例如FPGA這樣日益增長(cháng)的可編程半導體器件正逐步成為備受青睞的解決方案。
  • 關(guān)鍵字: 低功耗  ASIC  CPLD  可編程半導體器件  

基于A(yíng)D7892SQ和CPLD的數據采集系統

  • 0 引 言  本系統以AD7892SQ和CPLD(復雜可編程邏輯器件)為核心設計了一個(gè)多路信號采集電路,包括模擬多路復用、集成放大、A/D轉換,CPLD控制等。采用硬件描述語(yǔ)言V
  • 關(guān)鍵字: EDA  CPLD  FPGA  

基于A(yíng)RM與FPGA控制的LTC2207在寬帶頻率特性測試儀數據采集中的應用

  • 引言數據采集技術(shù)是一種流行且實(shí)用的電子技術(shù)。它廣泛應用于信號檢測、信號處理、儀器儀表等領(lǐng)域。近年來(lái),隨著(zhù)數字化技術(shù)的不斷發(fā)展,數據采集技術(shù)也呈現出速度更高、通道更多、數據量更大的發(fā)展趨勢。本
  • 關(guān)鍵字: A/D  LTC2207  FPGA  數據采集技術(shù)  

一種基于FPGA核系統的智能429-422信號轉換模塊的設計

  • 一種智能信號轉換模塊的設計方法。這種智能模塊采用了基于FPGA嵌入式軟核系統,是基于NiosII軟核處理器的架構,可以在模塊上完全實(shí)現外部總線(xiàn)信號之間相互轉換,無(wú)需驅動(dòng)程序或操作系統的干預。同時(shí)對用戶(hù)邏輯設計、用戶(hù)邏輯集成、固件設計技術(shù)等內容進(jìn)行了詳細的介紹。
  • 關(guān)鍵字: 智能  信號轉換  FPGA  模塊  

分布式錄波器高精度同步時(shí)鐘信號的實(shí)現

  • 同步時(shí)鐘信號是分布式錄波器系統任務(wù)順利完成的關(guān)鍵。介紹一種利用可編程CPLD器件實(shí)現性能優(yōu)良的分布式同步信號源。通過(guò)高度集成,將IRIG-B(DC)解碼器以及系統的各種同步邏輯電路集成在一個(gè)MAXII570芯片中,構成一個(gè)高精度同步系統,從而達到最佳同步效果。
  • 關(guān)鍵字: 分布式同步邏輯  IRIG-B  CPLD  

基于FPGA技術(shù)高頻疲勞試驗機控制器的設計

  • 現場(chǎng)可編程門(mén)陣列FPGA(FieldProgrammable Gate Array)是美國Xilinx公司于1984年首先開(kāi)發(fā)的一種通用型用戶(hù)可編程器件。FPGA既具有門(mén)陣列器件的高集成度和通用性,又有可編程邏輯器件用戶(hù)可編程的靈活性。
  • 關(guān)鍵字: 定時(shí)器  FPGA  高頻疲勞試驗機  單片機  控制器  

信號處理器設計

  • 該系統很好的實(shí)現了3G移動(dòng)終端處理功能,但實(shí)際環(huán)境比仿真環(huán)境更復雜,需要給出解決辦法,然后再驗證。目前該方案實(shí)現了384 kb/s工作,使用3個(gè)時(shí)隙(每個(gè)時(shí)隙128 kb/s)
  • 關(guān)鍵字: MAX2410  FFT  FPGA  

基于FPGA+ARM的高速計算機屏幕信息記錄系統

  • 介紹一種自主研發(fā)的高速計算機屏幕信息記錄系統。該系統支持VGA/DVI輸入,支持SVGA、XGA、SXGA、UXGA等多種計算機屏幕分辨率圖像的連續壓縮和存儲。實(shí)驗表明,本系統的單幀圖像壓縮性能接近JPEG2000標準,PSNR值優(yōu)于JPEG標準。
  • 關(guān)鍵字: 計算機屏幕信息記錄系統  VGA/DVI  FPGA+ARM  

基于A(yíng)RM和FPGA的全自動(dòng)拉絲機控制系統設計

  • 根據拉絲機的工作原理以及拉絲過(guò)程中對拉絲機各部件的動(dòng)作要求,提出采用32位RISC處理器ARM7和FPGA作為主控制器和從控制器,實(shí)現嵌入式全自動(dòng)拉絲機控制系統的設計。該控制系統穩定可靠、精度高、成本低、可移植性強,具有一定的推廣價(jià)值。
  • 關(guān)鍵字: 拉絲機  RISC  FPGA  

全面解析FPGA與DSP,兩者區別竟然這么大

  • PGA是一種可編程的硅芯片,DSP是數字信號處理,當系統設計人員在項目的架構設計階段就面臨到底采用FPGA還是DSP的重要問(wèn)題。本文將首先分別介紹FPGA和DSP的特點(diǎn),然后再從內部資源、編程語(yǔ)言、功能多個(gè)角度解析兩者的不同。
  • 關(guān)鍵字: DSP  UART  FPGA  

FPGA引腳信號分配有學(xué)問(wèn),大三原則要遵循

  • 現在的FPGA向引腳分配信號的任務(wù)曾經(jīng)很簡(jiǎn)單,現在也變得相當繁復。
  • 關(guān)鍵字: 引腳  SSO  FPGA  

有ARM和FPGA助陣,多路電機控制更完美

  • 專(zhuān)用控制器由ARM(LPC2214)、FPGA(EP2C5T144C8)、驅動(dòng)器接口電路、編碼器接口電路、限位檢測電路和電源電路等組成,ARM通過(guò)串口實(shí)現與上位機之間的通信,解析從上位機獲得的控制指令,并通過(guò)FPGA產(chǎn)生相應輸出信號給驅動(dòng)器接口,驅動(dòng)器接口外接驅動(dòng)器。
  • 關(guān)鍵字: ARM  電機控制  FPGA  

為物聯(lián)網(wǎng)設計愁白頭?FPGA原型系統讓你找到新思路

  • 當我們談?wù)撐锫?lián)網(wǎng) (IoT) 的時(shí)候,不夸張地說(shuō),它可以將我們所使用的智能設備互相連接,彼此分享大量的數據,從而使我們的生活更高效。這不僅僅是消費者對智能家居、娛樂(lè )和可穿戴技術(shù)的需求,也是工業(yè)、軍事和政府應用,如智慧城市和工廠(chǎng)等改變了連接局面。 從非常小到巨大 當我們從這個(gè)角度來(lái)探討物聯(lián)網(wǎng),我們了解到這些設備的范圍可以從最小的設計,由少量
  • 關(guān)鍵字: 物聯(lián)網(wǎng)  可穿戴技術(shù)  FPGA  

基于A(yíng)RM 的遠程重構通訊控制模塊的設計

  • 本文介紹了一個(gè)由CPLD/FPGA、PAD、SoC 等組成的“通用”的嵌入式測控平臺。在闡述了嵌入式測控平臺中實(shí)現遠程重構的意義、結構和關(guān)鍵技術(shù)的基礎上,設計并實(shí)現了基于A(yíng)RM的遠程重構通訊控制級模塊。
  • 關(guān)鍵字: 通訊控制模塊  測控平臺  ARM  FPGA  
共7025條 94/469 |‹ « 92 93 94 95 96 97 98 99 100 101 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條cpld/fpga!
歡迎您創(chuàng )建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>