<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 軟核

基于PLB總線(xiàn)的H.264整數變換量化軟核的設計

  • 提出了在FPGA上實(shí)現H.264中整數變換量化的方法,設計了基于動(dòng)態(tài)數據寬度和流水線(xiàn)技術(shù)的軟核(IP),在處理速度和硬件資源方面分別進(jìn)行優(yōu)化。此軟核作為PowerPC的一個(gè)硬件加速模塊在Xilinx Virtex-ⅡPRO中進(jìn)行了驗證。
  • 關(guān)鍵字: 動(dòng)態(tài)數據寬度  流水線(xiàn)  軟核  

基于FPGA軟核的參數可變的壓力測試系統設計

  • 在爆炸場(chǎng)壓力測試中,沖擊波超壓峰值隨著(zhù)彈藥的當量和到爆心距離的變化十分顯著(zhù)。傳統測試系統的測試參數難以更改,靈活性差,往往需要重新設計電路以滿(mǎn)足不同測試要求。為了提高測試系統的靈活性及電路復用性,設計了基于可配置FPGA軟核的測試系統。通過(guò)調用并修改可移植軟核,以實(shí)現系統的快速設計,通過(guò)靈活設置測試參數完成不同測試任務(wù)。對系統準確性進(jìn)行了驗證,應用到靜爆試驗中,有效獲得了壓力數據。
  • 關(guān)鍵字: FPGA  軟核  沖擊波  存儲測試  

充分發(fā)揮PicoBlaze微控制器的優(yōu)勢

  • 眾多FPGA 應用均可通過(guò)使用簡(jiǎn)單的軟核處理器來(lái)簡(jiǎn)化時(shí)序控制結構的生成,從而深受其益。作者:Adam P. Taylore2v公司工程系統負責人aptaylor@theiet.orgPicoBlaze 是一款結構緊湊的8 位軟核微控制器,FPGA工程師可在
  • 關(guān)鍵字: PicoBlaze    軟核  

基于Nios II 軟核處理器的SD卡接口設計(二)

  • 基于Nios II 軟核處理器的SD卡接口設計(二),接上文基于Nios II 軟核處理器的SD卡接口設計(一) 2.1 SD卡初始化在對SD 卡進(jìn)行讀/寫(xiě)之前,必須知道卡的類(lèi)型、卡的容量、卡的大小等信息。具體來(lái)說(shuō),初始化函數主要完成以下工作:(1) 微處理器(這里指Nios II)復位
  • 關(guān)鍵字: SD  接口  設計  處理器  軟核  Nios  II  基于  

基于Nios II 軟核處理器的SD卡接口設計(一)

  • 基于Nios II 軟核處理器的SD卡接口設計(一), 摘要:隨著(zhù)FPGA的低成本化和整合資源的不斷增強,FPGA在整個(gè)嵌入式市場(chǎng)中的份額在不斷增加?;贔PGA的NiosII軟核以其高度的設計靈活性和完全可定制性在現今電子產(chǎn)品設計及工業(yè)控制中扮演著(zhù)重要的角色。此外,以SD卡
  • 關(guān)鍵字: SD  接口  設計  處理器  軟核  Nios  II  基于  

PicoBlaze軟核的仿真與調試

  • 引言PicoBlaze是Xilinx公司為Virtex、Spartan系列FPGA和CoolRunnerII系列CPLD設計的8位嵌入式處理器軟核。PicoBlaze嵌入式處理器具有高達44~100 MIPS的指令執行速度,并具有效率高、占用資源少等優(yōu)點(diǎn),可以方便地嵌
  • 關(guān)鍵字: PicoBlaze  軟核  仿真  調試    

軟核、固核、硬核在FPGA中的概念分析

  • 從IP核的提供方式上,通常將其分為軟核、固核和硬核這3類(lèi)。從完成IP核所花費的成本來(lái)講,硬核代價(jià)最大;從使用靈活性來(lái)講,軟核的可復用使用性最高。1. 軟核(Soft IP Core)軟核在EDA 設計領(lǐng)域指的是綜合之前的寄存器傳
  • 關(guān)鍵字: FPGA  軟核  概念  分析    

基于NiosII軟核處理器的步進(jìn)電機接口設計

  • 摘要:NiosII軟核處理器是Altera公司開(kāi)發(fā),基于FPGA操作平臺使用的一款高速處理器,為了適應高速運動(dòng)圖像采集,提出...
  • 關(guān)鍵字: SOPC  步進(jìn)電機  硬件描述語(yǔ)言  軟核  

基于NiosII軟核處理器的步進(jìn)電機接口設計

  • 摘要:NiosII軟核處理器是Altera公司開(kāi)發(fā),基于FPGA操作平臺使用的一款高速處理器,為了適應高速運動(dòng)圖像采集,提出了一種基于NiosII軟核處理的步進(jìn)電機接口設計,使用verilog HDL語(yǔ)言完成該接口設計,最后通過(guò)Ouart
  • 關(guān)鍵字: 電機  接口  設計  步進(jìn)  處理器  NiosII  軟核  基于  

基于Nios Ⅱ軟核的人臉檢測系統設計

  • 引言人臉檢測跟蹤是計算機視覺(jué)中十分重要的研究領(lǐng)域,正受到越來(lái)越多的關(guān)注。傳統基于PC平臺的人臉檢測跟蹤系統體積大,不能滿(mǎn)足便攜的要求,更不適合露天使用;而采用通用的DSP芯片組成的系統,外圍電路較復雜,設計
  • 關(guān)鍵字: Nios  軟核  人臉檢測  系統設計    

基于Nios II軟核的內河航標監控系統設計

  • 摘要 闡述了基于NiosⅡ軟核的內河航標監控系統的設計方法,及AD7862控制電路的VHDL設計。從系統的角度提出航標監控系統的完整設計方案,給出基于Nios II的航標監控終端硬件設計框圖,并得到在Modesim中進(jìn)行仿真的結果
  • 關(guān)鍵字: 航標  監控系統  設計  內河  軟核  Nios  II  基于  

基于FPGA軟核的高速數據采集系統設計

  • 為解決不同性能指標數據采集系統開(kāi)發(fā)時(shí)間較長(cháng)的問(wèn)題,提出了一種將FPGA軟核技術(shù)應用于高速數據采集系統設計的方法。系統以Xilinx公司的FPGA為例設計軟核,使用VHDL語(yǔ)言對軟核進(jìn)行模塊化設計。介紹了數據采集系統的硬件電路、USB固件程序、USB驅動(dòng)程序以及LabVIEW上位機的設計。該數據采集系統結構可移植性強,有利于縮短同類(lèi)型系統設計研發(fā)周期。
  • 關(guān)鍵字: FPGA  軟核  高速數據  采集    

基于Microblaze軟核FSL總線(xiàn)的門(mén)光子計數器設計與實(shí)

  • 摘要:門(mén)光子計數器是量子光學(xué)實(shí)驗中單光子探測常用的數據采集設備,用于收集單光子探測器探測到的單個(gè)光子信號。由于不同的場(chǎng)合需要用到不同的計數模式,商用的計數器往往難以滿(mǎn)足具體的需求,或者造成采集效率低下
  • 關(guān)鍵字: Microblaze  FSL  軟核  門(mén)光子    

8位RISC MCU IP軟核仿真的新方法

  • 8位RISC MCU IP軟核仿真的新方法, 本文提出的建立虛擬指令存儲器模塊對MCU IP核仿真的方案和自動(dòng)生成指令測試文件的方法,大大提高了MCU IP核仿真和驗證的效率。此方法不僅對本文中MCU IP核的仿真和驗證有效,也可用于同類(lèi)中其它IP核的仿真和驗證。例如當對MCU進(jìn)行升級設計、擴展尋址范圍或指令寬度時(shí),只要修改仿真文件和轉化程序的相關(guān)參數即可。
  • 關(guān)鍵字: 真的  方法  軟核  IP  RISC  MCU  8位  

Leon3軟核的FPGA SelectMap接口配置設計

  • 摘要:與通常采用外圍的CPLD器件和CPU來(lái)產(chǎn)生配置接口控制邏輯的方法不同,本文設計了采用嵌入到FPGA的Leon3開(kāi)源CPU軟核來(lái)控制實(shí)現Virtex系列FPGA的SelectMap接口配置的方法,可將其應用于對FPGA芯片的在線(xiàn)配置。該方
  • 關(guān)鍵字: SelectMap  Leon3  FPGA  軟核    
共33條 1/3 1 2 3 »

軟核介紹

前不久,Altera 正式推出了Nios II系列32位RSIC嵌入式處理器。Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過(guò)200DMIPS,在A(yíng)ltera FPGA中實(shí)現僅需35美分。Altera的Stratix 、Stratix GX、 Stratix II和 Cyclone系列FPGA全面支持Nios II處理器,以后推出的FPGA器件也將支持Nios I [ 查看詳細 ]

熱門(mén)主題

軟核    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>