<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 賽靈思

賽靈思推出全球最高性能的自適應器件,助力自動(dòng)駕駛系統

  • 近日,自賽靈思公司宣布推出兩款汽車(chē)級( XA )新器件 Zynq? UltraScale+? MPSoC 7EV 和 11EG ,進(jìn)一步豐富其汽車(chē)級 16nm 產(chǎn)品系列。
  • 關(guān)鍵字: 賽靈思  自適應器件  自動(dòng)駕駛  

賽靈思將于印度設立旗下全球最大研發(fā)中心

  • 根據國外媒體報導,目前為全球最大現場(chǎng)可程式化邏輯閘陣列(FPGA)廠(chǎng)商,也是晶圓代工龍頭臺積電前五大客戶(hù)之一的賽靈思(Xilinx)近日宣布,將在印度海德拉巴省設立該公司旗下最大的研發(fā)中心。
  • 關(guān)鍵字: 賽靈思  印度  研發(fā)中心  

“拼接樂(lè )高”實(shí)現應用搭建,后摩爾時(shí)代誰(shuí)是主流?

  • 現階段,5G、人工智能、物聯(lián)網(wǎng)、云計算及自動(dòng)駕駛等技術(shù)迅速落地,隨之帶來(lái)的是巨大的產(chǎn)業(yè)發(fā)展潛力,與此同時(shí)......
  • 關(guān)鍵字: 賽靈思  摩爾定律  Vitis  

臺積電業(yè)績(jì)再進(jìn)補 賽靈思推16納米制程全球容量最大FPGA

  • 晶圓代工大廠(chǎng)臺積電業(yè)績(jì)再進(jìn)補,其重要客戶(hù)之一的FPGA廠(chǎng)商賽靈思(Xilinx)宣布,推出采用臺積電16納米制程,全球容量最大的Virtex UltraScale+VU19P FPGA,擴展旗下Virtex UltraScale+系列產(chǎn)品。
  • 關(guān)鍵字: 臺積電  賽靈思  FPGA  

賽靈思發(fā)布世界最大FPGA芯片:350億晶體管

  • 賽靈思(Xilinx)今天宣布推出世界最大的FPGA芯片“Virtex UltraScale+ VU19P”,擁有多達350億個(gè)晶體管,密度在同類(lèi)產(chǎn)品中也是最大的,相比上代Virtex UltraScale VU440增大了1.6倍,而功耗降低了60%。雖然具體面積沒(méi)有公布,和日前那個(gè)1.2萬(wàn)億晶體管、46225平方毫米、AI計算專(zhuān)用的世界最大芯片不在一個(gè)數量級,但在FPGA的世界里,絕對是個(gè)超級龐然大物,從官方圖看已經(jīng)可以蓋住一個(gè)馬克杯的杯口。相比之下,AMD 64核心的二代霄龍為320億個(gè)晶體管,NV
  • 關(guān)鍵字: 芯片  晶體管  FPGA  賽靈思  

賽靈思發(fā)布Q1財報 28nm FPGA芯片恢復對華為供應

  • 在美國宣布制裁華為之后,中國企業(yè)被卡脖子的報道鋪天蓋地,在普通人眼里處理器、操作系統是最出名的,但實(shí)際上還有很多不為人知的東西也容易被卡,比如FPGA芯片,華為自己研發(fā)芯片及5G設備的時(shí)候就少不了使用FPGA。
  • 關(guān)鍵字: 華為  賽靈思  28nm FPGA芯片  

賽靈思出貨7納米ACAP,因應人工智能異質(zhì)運算需求

  • 行調適與智慧運算設備供應商賽靈思(Xilinx)于19日宣布,開(kāi)始出貨旗下以臺積電7納米制程所打造的Versal AI Core及Versal Prime系列元件,并提供給多家參與早期試用計劃的一線(xiàn)客戶(hù)。賽靈思指出,Versal為業(yè)界第一款自行調適運算加速平臺(ACAP),為新型異質(zhì)運算元件,其功能遠超越傳統CPU、GPU及FPGA。
  • 關(guān)鍵字: 賽靈思  7納米ACAP  AI  

賽靈思聯(lián)手三星實(shí)現全球首例 5G NR 商用部署

  •   自適應和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ: XLNX))與三星電子有限公司(Samsung Electronics Co., Ltd.)今天宣布加深合作,攜手在韓國完成全球首例 5G 新無(wú)線(xiàn)電 (NR) 商用部署,2019 年起將陸續在全球其他國家展開(kāi)部署。 賽靈思和三星聯(lián)手宣布率先實(shí)現全球首例 5G 新無(wú)線(xiàn)電商用部署  賽靈思和三星長(cháng)期以來(lái)合作采用賽靈思 UltraScale+? 平臺開(kāi)發(fā)和部署 5G 大規模多輸入多輸出 (mMIMO) 和
  • 關(guān)鍵字: 賽靈思  5G   

賽靈思聯(lián)手三星實(shí)現全球首例 5G NR 商用部署

  • 2019年2月25日,中國,北京 —— 自適應和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ: XLNX))與三星電子有限公司(Samsung Electronics Co., Ltd.)今天宣布加深合作,攜手在韓國完成全球首例 5G 新無(wú)線(xiàn)電 (NR) 商用部署,2019 年起將陸續在全球其他國家展開(kāi)部署。
  • 關(guān)鍵字: 5g  賽靈思  三星電子  

賽靈思在 CES 2019 發(fā)布多項汽車(chē)新聞

  •   美國拉斯韋加斯最知名的莫過(guò)于刺激的博弈、華麗的娛樂(lè )大秀、無(wú)限暢食的自助餐以及 CES 全球最大消費電子展。本屆年度展會(huì )迎來(lái)約 20 萬(wàn)名熱愛(ài)消費品科技的參展商、參觀(guān)者和媒體人士?! ∮捎谄?chē)科技在 CES 扮演的角色越來(lái)越重要,賽靈思在整周的活動(dòng)中也成為目光焦點(diǎn)。在今年的展會(huì )上,賽靈思與汽車(chē)業(yè)合作伙伴及客戶(hù)共同發(fā)布了多項新聞,分享賽靈思在人工智能 (AI) 加速、自動(dòng)駕駛 (AD) 和高級駕駛員輔助系統 (ADAS) 應用的技術(shù)合作、技術(shù)支持。此外,各家廠(chǎng)商在其現場(chǎng)演示中也展示了賽靈思多種
  • 關(guān)鍵字: 賽靈思  ADAS   

賽靈思芯片劍指AI,英偉達有在怕嗎

  •   賽靈思剛剛推出了首款ACAP芯片;  新芯片面向人工智能推理市場(chǎng),預計該市場(chǎng)將比英偉達目前主導的人工智能訓練市場(chǎng)更大;  有朝一日,賽靈思會(huì )像英偉達一樣成為數據中心市場(chǎng)的主要選手嗎?  9月,Evercore ISI發(fā)布了半導體股票的“Magnificent 7”名單。上榜的有英偉達和美光等???,還有一家令人意想不到的公司-賽靈思。眾所周知,賽靈思是現場(chǎng)可編程門(mén)陣列(FPGA)市場(chǎng)的領(lǐng)導者,具有突出的技術(shù)領(lǐng)先優(yōu)勢和市場(chǎng)份額。FPGA是一種可配置的集成電路,盡管有些困難,但可以使用軟件對其進(jìn)行功能配置。
  • 關(guān)鍵字: 賽靈思  芯片  

引起的較高時(shí)鐘頻率仿真失敗原因

  • 通常如果你的設計在較低時(shí)鐘頻率時(shí)通過(guò)了仿真,但是在較高時(shí)鐘頻率時(shí)卻失敗了,你的第一個(gè)問(wèn)題應該是你的設計在某個(gè)較高時(shí)鐘頻率時(shí)是否達到了時(shí)序約束
  • 關(guān)鍵字: FPGA  時(shí)鐘頻率  賽靈思  

如何使用Xilinx中ise原語(yǔ)?

  • 1、IBUFGDS輸入全局時(shí)鐘及DCM分頻使用:IBUFGDS #(.DIFF_TERM(FALSE), // DifferenTIal TerminaTIon (Virtex-4/5, Spartan-3E/3A).IOSTANDARD(DEF
  • 關(guān)鍵字: IBUFGDS  Xilinx  賽靈思  

詳解底層內嵌功能單元與軟核、硬核以及固核

  • 6、底層內嵌功能單元內嵌功能模塊主要指DLL(Delay Locked Loop)、PLL(Phase Locked Loop)、DSP 等軟處理核(Soft Core)?,F在越來(lái)越豐富的內嵌功能單元
  • 關(guān)鍵字: 賽靈思  dll  FPGA  

ZYNQ器件的啟動(dòng)配置方法解讀

  • 無(wú)任是用CPU作為系統的主要器件,還是用FPGA作為系統的主要器件,系統設計中首先要考慮到的問(wèn)題就是處理器的啟動(dòng)加載問(wèn)題。XILINX推出的ZYNQ可擴展處理
  • 關(guān)鍵字: Xilinx  賽靈思  FPGA  
共472條 3/32 « 1 2 3 4 5 6 7 8 9 10 » ›|

賽靈思介紹

賽靈思公司____________全球完整可編程邏輯解決方案的領(lǐng)導廠(chǎng)商 (2009年3月) 賽靈思公司(NASDAQ: XLNX)是全球完整可編程邏輯解決方案的領(lǐng)導廠(chǎng)商,占有該市場(chǎng)超過(guò)一半以上的份額,2008年度賽靈思公司的收入為19.1億美元。賽靈思屢獲殊榮的各種產(chǎn)品,包括硅片、軟件、IP、開(kāi)發(fā)板、入門(mén)套件,可使設計者為多種終端市場(chǎng)提供應用并大大縮短上市時(shí)間,包括航天/國防、汽車(chē)、 [ 查看詳細 ]

熱門(mén)主題

賽靈思    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>