<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 現場(chǎng)可編程門(mén)陣列(fpga)

現場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區

基于重復控制的雙DSP+FPGA三相逆變器

  • 基于雙DSP+FPGA的三相逆變器的設計與實(shí)現三相逆變器作為現在一種常用的電力電子設備,對輸出電壓控制系統需同時(shí)實(shí)現兩個(gè)目標:高動(dòng)態(tài)響應和高穩態(tài)波形精
  • 關(guān)鍵字: 控制  FPGA  

FPGA與DSP的仿人假手控制系統設計

  • 仿人假手作為肢殘患者重獲人手功能的主要對象,具有重大的社會(huì )需求。理想的假手應具有人手的仿生特征,主要體現在假手構造、控制方式與環(huán)境感知3 個(gè)
  • 關(guān)鍵字: FPGA  仿人假手  

基于DSP和FPGA的三電平逆變器快速控制方法

  • 目前,隨著(zhù)電力電子技術(shù)的發(fā)展,高壓大容量電力電子變換技術(shù)應用越來(lái)越廣泛,有進(jìn)一步延伸為我國新的生產(chǎn)力和經(jīng)濟增長(cháng)點(diǎn)的趨勢,其發(fā)展前景與計算機信
  • 關(guān)鍵字: DSP  FPGA  三電平逆變器  

基于FPGA的等效時(shí)間采樣原理的實(shí)現

  • 在現代電子測量、通訊系統以及生物醫學(xué)等領(lǐng)域,經(jīng)常涉及對寬帶模擬信號進(jìn)行數據采集和存儲,以便計算機進(jìn)一步進(jìn)行數據處理。為了對高速模擬信號進(jìn)行不
  • 關(guān)鍵字: 計算機  FPGA  

從易到難總結幾種FPGA時(shí)序約束方法

  •   從最近一段時(shí)間工作和學(xué)習的成果中,我總結了如下幾種進(jìn)行時(shí)序約束的方法。按照從易到難的順序排列如下:  1. 核心頻率約束  這是最基本的,所以標號為0?! ?. 核心頻率約束+時(shí)序例外約束  時(shí)序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay。但這還不是最完整的時(shí)序約束。如果僅有這些約束的話(huà),說(shuō)明設計者的思路還局限在FPGA芯片內部?! ?. 核心頻率約束+時(shí)序例外約束+I/O約束  I/O約束包括引腳分配位置、空閑引腳驅動(dòng)方式、外部走線(xiàn)延時(shí)(Inpu
  • 關(guān)鍵字: FPGA  時(shí)序約束  

基于FPGA的生物芯片掃描儀位置檢測

  • 引言生物芯片是20世紀末隨ldquo;人類(lèi)基因組計劃rdquo;的研究和發(fā)展而產(chǎn)生的一項高新技術(shù),是人們高效地大規模獲取生物信息的有效手段。目前大部分生
  • 關(guān)鍵字: 測量  FPGA  

基于FPGA的高壓變頻器中性點(diǎn)偏移技術(shù)的算法實(shí)現

  • 0 引言在高壓變頻器正常運行過(guò)程中,如果功率單元出現故障,一般的實(shí)現方法是將此故障功率單元旁通,同時(shí)讓其它兩相相應的功率單元也同時(shí)旁通,這樣使
  • 關(guān)鍵字: 控制  FPGA  

高速手勢識別系統解決方案

  • 1設計摘要目前,研究自然化的人機交互是當今計算機科學(xué)技術(shù)領(lǐng)域的主要研究熱點(diǎn)之一,手勢輸入作為一種自然、豐富、直接的交互手段在人機交互技術(shù)中占有
  • 關(guān)鍵字: 計算機  FPGA  

FPGA/EPLD的自上而下(Top-Down)設計方法解析

  • FPGA/EPLD的自上而下(Top-Down)設計方法:傳統的設計手段是采用原理圖輸入的方式進(jìn)行的,通過(guò)調用FPGA/EPLD廠(chǎng)商所提供的相應物理元件庫,在電路原理圖
  • 關(guān)鍵字: FPGA  EPLD  自上而下  

利用FPGA實(shí)現的一種機載高清視頻處理模塊

  • 現代飛機座艙顯示技術(shù)的發(fā)展日新月異,需要顯示各種傳感器信息的數據已經(jīng)達到海量規模。飛行員在不同飛行時(shí)段獲得的信息也越來(lái)越多,為了使飛行員能夠
  • 關(guān)鍵字: 視頻  FPGA  

“FPGA+CPU” 并行處理大行其道

  • 深亞微米時(shí)代,傳統材料、結構乃至工藝都在趨于極限狀態(tài),摩爾定律也已有些捉襟見(jiàn)肘。而步入深亞納米時(shí)代,晶體管的尺寸就將接近單個(gè)原子,無(wú)法再往下
  • 關(guān)鍵字: FPGA  CPU  嵌入式  并行處理  

基于FPGA消除噪聲干擾方法詳解

  • 許多高速數據采集應用,如激光雷達或光纖測試等,都需要從嘈雜的環(huán)境中采集小的重復信號,因此對于數據采集系統的設計來(lái)說(shuō),最大的挑戰就是如何最大限
  • 關(guān)鍵字: 噪聲  FPGA  信號平均  

高云半導體公司發(fā)布基于晨熙家族FPGA的RISC-V微處理器 早期使用者計劃

  •   中國廣州,2018年8月16日,國內領(lǐng)先的可編程邏輯器件供應商——廣東高云半導體科技股份有限公司(如下簡(jiǎn)稱(chēng)“高云半導體”),今日宣布發(fā)布基于高云半導體FPGA的RISC-V微處理器早期使用者計劃,該計劃是基于晨熙家族 GW2A 系列FPGA芯片的包括系統級參考設計的FPGA編程BIT文件、GW2A開(kāi)發(fā)板等的完整解決方案,其中系統級參考設計包括RISC-V MCU內核、AHB & APB總線(xiàn)、存儲器控制單元及若干外設?! ISC-V作為指令集體系結構(ISA)的開(kāi)放規范,RISC-V ISA設
  • 關(guān)鍵字: 高云  FPGA  RISC-V  

值得一看!高手分享FPGA設計中的一些經(jīng)驗

  • 這里我談?wù)勎业囊恍┙?jīng)驗和大家分享,希望能對 IC 設計的新手有一定的幫助,能使得他們能少走一些彎路!在 IC 工業(yè)中有許多不同的領(lǐng)域, IC 設計者的特征
  • 關(guān)鍵字: FPGA  IC設計  經(jīng)驗  

微控制器配對FPGA來(lái)提高系統效率

  • FPGA已經(jīng)變得如此成本效益的,它們越來(lái)越多地與微控制器配合使用,以提高整個(gè)系統的效率。使用包括添加額外的功能在電路板空間最小,增加功率高效處理
  • 關(guān)鍵字: FPGA  微控制器  
共6433條 33/429 |‹ « 31 32 33 34 35 36 37 38 39 40 » ›|

現場(chǎng)可編程門(mén)陣列(fpga)介紹

您好,目前還沒(méi)有人創(chuàng )建詞條現場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng )建該詞條,闡述對現場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。    創(chuàng )建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>