EEPW首頁(yè) >>
主題列表 >>
數字下變頻
數字下變頻 文章 進(jìn)入數字下變頻技術(shù)社區
基于CORDIC算法的中頻多路控守系統設計

- 針對無(wú)線(xiàn)接收技術(shù)向著(zhù)大帶寬、高采樣的方向發(fā)展,軍地的頻譜管理設備已經(jīng)不能滿(mǎn)足日常的訓練和執法需求,本文提出了一種基于CORDIC算法的中頻多路控守系統設計方法,直接采集超外差接收機的中頻輸出信號,從而實(shí)現多達32路或者64路的窄帶信號提取、存儲、分析、回放等。作為事后分析取證等,彌補當前設備的不足。文中介紹了CORDIC的基本原理,核心實(shí)現基于CORDIC算法的nco和子帶變頻器,并在Xilinx平臺上驗證成功。
- 關(guān)鍵字: CORDIC 軟件無(wú)線(xiàn)電 NCO 數字下變頻 信號分析 202301
基于FPGA的數字下變頻設計與仿真
- 在軟件無(wú)線(xiàn)電數字接收機中,從AD前端采集過(guò)來(lái)的數字信號頻率高達72 MHz,如此高的頻率使得后端DSP不能直接完成相關(guān)的數字信號處理任務(wù)。因此合理的設計基于FPGA的DDC,以降低數字信號頻率,方便后端DSP實(shí)時(shí)完成相關(guān)的數字信號處理任務(wù)就顯得尤為重要。在很多數字信號處理系統中,數字信號頻率是非常高的,而后端數字信號處理器件幾乎不能滿(mǎn)足系統的實(shí)時(shí)性要求,此時(shí)通過(guò)合理的設計DDC就可以解決上述問(wèn)題。
- 關(guān)鍵字: 軟件無(wú)線(xiàn)電 systemgenerator 數字下變頻
基于Simulink的數字下變頻器設計及其FPGA實(shí)現
- 數字下變頻是數字接收機中一個(gè)重要組成部分,實(shí)現將高速ADC轉換后的數字信號進(jìn)行抽取和濾波,得到低速的數字基帶信號。針對傳統模擬接收機系統帶寬較窄,系統體積大,同時(shí)缺少靈活性的缺點(diǎn),本文利用MATLAB的Simulink工具箱結合Altera公司的DspBuilder軟件,仿真和設計了一體積較小(只需要一片FPGA)、可靈活配置的中頻數字寬帶接收機,并進(jìn)行了FPGA的硬件實(shí)現。實(shí)驗結果表明:設計的數字中頻接收機具有系統帶寬較寬,體積較小,可以進(jìn)行靈活的配置,能滿(mǎn)足不同的性能要求等優(yōu)點(diǎn)。
- 關(guān)鍵字: Simulink 數字接收機 數字下變頻
基于A(yíng)D9680的寬帶高動(dòng)態(tài)全數字雷達接收機設計
- 針對某寬帶雷達數字接收機對帶寬、動(dòng)態(tài)、處理速度、多通道等指標的需求,設計了一種基于新型ADC器件AD9680的寬帶高動(dòng)態(tài)全數字雷達接收機驗證平臺。文中首先在搭建的平臺上對AD9680進(jìn)行全帶寬模式和數字下變頻模式的性能驗證與結果分析,根據分析結果提出改善AD9680動(dòng)態(tài)性能的方案;其次,對AD9680兩個(gè)通道之間的同步性做了驗證,并提出了一種針對雙通道時(shí)間偏差的優(yōu)化方法。各項結果表明,AD9680能滿(mǎn)足某寬帶雷達的應用需求。
- 關(guān)鍵字: AD9680 寬帶雷達數字接收機 JESD204B 數字下變頻 雙通道同步
共10條 1/1 1 |
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
