<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 可編程邏輯器件(PLD)

可編程邏輯器件(PLD) 文章 進(jìn)入可編程邏輯器件(PLD)技術(shù)社區

可編程邏輯器件的設計過(guò)程

  • 可編程邏輯器件的設計流程如圖10-2所示,它主要包括設計準備、設計輸入、設計處理和器件編程四個(gè)步驟,同時(shí)包括相應的功能仿真、時(shí)序仿真和器件測試三個(gè)設計驗證過(guò)程。 1.設計準備采用有效的設計方案是PLD設計成功的
  • 關(guān)鍵字: 可編程邏輯器件  過(guò)程    

萊迪思發(fā)運了7千5百萬(wàn)片MachXO可編程邏輯器件

  •   萊迪思半導體公司(NASDAQ: LSCC)今日宣布MachXO? PLD(可編程邏輯器件)自量產(chǎn)起已經(jīng)發(fā)運了超過(guò)7千5百萬(wàn)片。全球客戶(hù)采用結合了易于使用、靈活性、系統集成和價(jià)格各方面創(chuàng )新優(yōu)勢的MachXO PLD,廣泛應用于各種大批量、成本敏感的應用。   MachXO PLD系列獨特的系統集成優(yōu)勢,不斷推動(dòng)其在各種需要通用I/O擴展、接口橋接和上電管理功能的低密度應用中的廣泛應用。為客戶(hù)提供“全功能PLD”, MachXO PLD系列提供了分布式和嵌入式存儲器
  • 關(guān)鍵字: 萊迪思  可編程邏輯器件  

基于51單片機和可編程邏輯器件實(shí)現LED顯示屏

  • LED顯示屏主要由電流驅動(dòng)電路及LED點(diǎn)陣陣列、控制系統和PC端管理軟件三部分構成(圖1)??刂葡到y負責接收、轉 ...
  • 關(guān)鍵字: 51單片機  可編程邏輯器件  LED顯示屏  

基于SoPC的嵌入式文字識別系統設計

基于可編程邏輯器件PLD的數字電路設計方案

  • 0引言可編程邏輯器件PLD(ProgrammableLogicDe-vice)是一種數字電路,它可以由用戶(hù)來(lái)進(jìn)行編程和...
  • 關(guān)鍵字: 可編程邏輯器件  PLD  數字電路  設計  

基于可編程邏輯器件的數字電路設計

  • 0 引 言
    可編程邏輯器件PLD(Programmable Logic De-vice)是一種數字電路,它可以由用戶(hù)來(lái)進(jìn)行編程和進(jìn)行配置,利用它可以解決不同的邏輯設計問(wèn)題。PLD由基本邏輯門(mén)電路、觸發(fā)器以及內部連接電路構成,利用軟件
  • 關(guān)鍵字: 可編程邏輯器件  電路設計  數字    

基于GPS的時(shí)標系統實(shí)現方法探究

  • 摘要: 介紹一種利用全球定位系統(GPS)并輔以復雜可編程邏輯器件,給高速數據采集系統中的采集數據貼上精確時(shí)間標簽的方法。該方法顯著(zhù)地提高了時(shí)間標簽的精度和可靠性。利用MAX PLUSⅡ開(kāi)發(fā)環(huán)境驗證了設計方案的正確性。此設計方案已經(jīng)成功地應用到自行設計的高速數據采集卡中。 關(guān)鍵詞: 全球定位系統(GPS)   復雜可編程邏輯器件  時(shí)間標簽   ADuC812   基于全球定位系統(GPS)的雙端行波故障定位系統是利用行波的第一個(gè)波頭到達線(xiàn)路兩端的時(shí)間
  • 關(guān)鍵字: GPS  可編程邏輯器件  時(shí)間標簽  ADuC812   

可編程邏輯器件的發(fā)展歷程及概述

  • 當今社會(huì )是數字化的社會(huì ),是數字集成電路廣泛應用的社會(huì )。數字集成電路本身在不斷地進(jìn)行更新?lián)Q代。它由早期的電子管、晶體管、小中規模集成電路、發(fā)展到超大規模集成電路(VLSIC,幾萬(wàn)門(mén)以上)以及許多具有特定功能的專(zhuān)用集成電路。但是,隨著(zhù)微電子技術(shù)的發(fā)展,設計與制造集成電路的任務(wù)已不完全由半導體廠(chǎng)商來(lái)獨立承擔。系統設計師們更愿意自己設計專(zhuān)用集成電路(ASIC)芯片,而且希望ASIC的設計周期盡可能短,最好是在實(shí)驗室里就能設計出合適的ASIC芯片,并且立即投入實(shí)際應用之中,因而出現了現場(chǎng)可編程邏輯器件(FPLD),
  • 關(guān)鍵字: 可編程邏輯器件 發(fā)展 概述  

Xilinx屢獲殊榮的65nm Virtex-5系列新增三款器件

  •   賽靈思公司宣布為其屢獲殊榮的65nm Virtex?-5 LX 和 LXT FPGA平臺增加三款新型小尺寸封裝器件,以滿(mǎn)足新興市場(chǎng)對可編程邏輯器件成本和密度的要求。其中邏輯優(yōu)化的LX平臺增加了Virtex-5 LX155器件,Virtex-5 LXT平臺則增加了LX20T以及LX155T器件,外加帶有低功率收發(fā)器的小尺寸 19mm FF323封裝。這些新增器件將支持工業(yè)網(wǎng)絡(luò )、醫療影像、馬達控制、國防和高性能計算應用等領(lǐng)域 實(shí)現更高水平的成本優(yōu)化。   “由于Virtex-5系
  • 關(guān)鍵字: 賽靈思 FPGA 可編程邏輯器件  

Xilinx消費電子解決方案居CES 2008創(chuàng )新核心

  •   賽靈思宣布其可編程邏輯器件(PLD)以及全面解決方案在2008年美國消費電子展上備受矚目,成為消費電子展2008創(chuàng )新的一個(gè)核心應用。賽靈思提供的用于HDMI視頻連接、數字顯示、手機、圖像處理、汽車(chē)信息娛樂(lè )以及駕駛信息系統等的低成本開(kāi)發(fā)解決方案通過(guò)在賽靈思展臺上的演示以及其它參展公司展出的豐富的最終產(chǎn)品吸引了眾多參觀(guān)者的關(guān)注和咨詢(xún)。   賽靈思展臺展示包括:   賽靈思低功耗解決方案:展示賽靈思業(yè)界領(lǐng)先的基于Spartan™-3系列 FPGA和CoolRunner™-II C
  • 關(guān)鍵字: 賽靈思  可編程邏輯器件  PLD  消費電子  

采用可編程邏輯器件設計可變通信數字信號源

掘金醫療半導體市場(chǎng) 高品質(zhì)供貨是考驗

  • 據市場(chǎng)調研機構Espicom預計,2010年全球醫療器材市場(chǎng)將突破2000億美元,其中,醫療電子將占45%,達到900億美元。巨大的市場(chǎng)前景和穩定的回報吸引了眾多廠(chǎng)商的投入,從半導體廠(chǎng)商到EMS、OEM公司,都在期待能從醫療電子市場(chǎng)中挖掘出金礦。那么,是什么原因促使醫療電子市場(chǎng)快速發(fā)展?又是什么原因使便攜式醫療電子設備成為醫療半導體最大的應用市場(chǎng)?面對醫療電子市場(chǎng)小批量、高品質(zhì)的供貨要求,全球領(lǐng)先的半導體廠(chǎng)商如何應對? 多重因素助推醫療電子  對于醫療電子市場(chǎng)來(lái)說(shuō),技術(shù)進(jìn)步、健康需求、價(jià)格下降和
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  醫療電子  半導體  可編程邏輯器件  MCU和嵌入式微處理器  醫療電子芯片  

可編程邏輯器件APEX20K的原理及應用

  • 介紹了Altera公司生產(chǎn)的多核架構可編程邏輯器件APEX20K系列芯片的主要特點(diǎn)和結構功能,給出了APEX20K內含的ClockLock以及ClockBoost電路的典型應用實(shí)例。
  • 關(guān)鍵字: APEX  20K  20  可編程邏輯器件    

用PLD實(shí)現相位精確測量的研究

  • 摘    要:本文介紹了一個(gè)采用PLD,利用MAX+PLUSⅡ和 EWB等開(kāi)發(fā)工具,完成了功率因數精確測量的設計。其核心芯片是Altera公司ACEX 1K系列的EP1K10TC144-3。關(guān)鍵詞:可編程邏輯器件;MAX+PLUSⅡ;功率因數引言在電力系統中,由于負載均為感性,網(wǎng)上電流和電壓之間存在相位差,影響供電效率。因此,減少無(wú)功功率,提高功率因數,事在必行。目前一般是采用并聯(lián)電力電容的方法來(lái)提高功率因數,但如果并聯(lián)太多電容器,電流就會(huì )超前電壓,所以,準確地測量相位時(shí)間差
  • 關(guān)鍵字: MAX+PLUSⅡ  功率因數  可編程邏輯器件  
共29條 2/2 « 1 2

可編程邏輯器件(PLD)介紹

您好,目前還沒(méi)有人創(chuàng )建詞條可編程邏輯器件(PLD)!
歡迎您創(chuàng )建該詞條,闡述對可編程邏輯器件(PLD)的理解,并與今后在此搜索可編程邏輯器件(PLD)的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>