<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga

LambdaPRO 3支持XILINX Virtex-4 FX FPGA

  •         LambdaPRO 3成功實(shí)現了對XILINX公司內嵌PowerPC405硬核的Virtex-4 FX FPGA的支持,用戶(hù)可以在Virtex-4 FX FPGA上開(kāi)發(fā)基于DeltaOS的嵌入式系統。             LambdaPRO 
  • 關(guān)鍵字: FPGA  FX  LambdaPRO  Virtex-4  廠(chǎng)XILINX  單片機  嵌入式系統  

新型灌封式6A至12A DC-DC μModule穩壓器系列

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: DC-DC  PCB  FPGA  POL  

通過(guò)LabVIEW FPGA加速嵌入式系統原型化的過(guò)程

  • 嵌入式系統的發(fā)展趨勢 嵌入式系統一般是指一個(gè)獨立且具有專(zhuān)門(mén)用途的系統,隨著(zhù)半導體技術(shù)的飛速發(fā)展,嵌入式系統正在滲入現代社會(huì )的各個(gè)方面,被廣泛應用于航空航天、通信設備、消費電子、工業(yè)控制、汽車(chē)、船舶等領(lǐng)域。巨大的市場(chǎng)需求推動(dòng)了嵌入式系統向更高的技術(shù)水平發(fā)展。 嵌入式系統的開(kāi)發(fā)流程,一般可以分為三個(gè)階段:設計,原型化及發(fā)布。設計主要是對產(chǎn)品本身以及其中牽涉到的算法、概念進(jìn)行設計,原型化是對設計的可行性進(jìn)行驗證或評估,發(fā)布是產(chǎn)品的最終實(shí)現。大部分情況下,整個(gè)開(kāi)發(fā)流程中需要牽涉到多種軟件開(kāi)發(fā)工具。比如在設
  • 關(guān)鍵字: FPGA  LabVIEW  單片機  嵌入式系統  系統原型化  

Altera發(fā)售可量產(chǎn)的Stratix II GX FPGA

  •     Altera公司(NASDAQ:ALTR)今天宣布開(kāi)始發(fā)售其可量產(chǎn)的Stratix® II GX FPGA。高密度Stratix II GX系列提供20個(gè)工作范圍在600Mbps至6.375Gbps的低功耗收發(fā)器,串行鏈路總鏈接能力達到前所未有的127Gbps。用戶(hù)現在可以使用Stratix II GX FPGA來(lái)設計生產(chǎn)多吉比特互聯(lián)系統,滿(mǎn)足甚至超越其性能和信號完整性規范。隨著(zhù)E
  • 關(guān)鍵字: Altera  FPGA  GX  II  Stratix  單片機  嵌入式系統  

LambdaPRO 3支持XILINX Virtex-4 FX FPGA

  • 2006年11月,LambdaPRO 3成功實(shí)現了對XILINX公司內嵌PowerPC405硬核的Virtex-4 FX FPGA的支持,用戶(hù)可以在Virtex-4 FX FPGA上開(kāi)發(fā)基于DeltaOS的嵌入式系統。 Virtex-4 FX FPGA是XILINX公司推出的高性能FPGA,設備具有如下特點(diǎn):     高性能;    &
  • 關(guān)鍵字: FPGA  XILINX  單片機  嵌入式系統  

FPGA給汽車(chē)電子帶來(lái)新機遇

  • 今天,汽車(chē)電子領(lǐng)域在好幾個(gè)方面呈現出持續增長(cháng)的勢頭;其中包括汽車(chē)型款的推陳出新、車(chē)型的平均壽命逐漸縮短,以及換車(chē)的原因并非出于性能下降,而是因為消費者的喜好。 其它加促了汽車(chē)電子發(fā)展的原因,還有:技術(shù) - 隨著(zhù)半導體技術(shù)進(jìn)步,元件的成本得以下降;市場(chǎng)競爭-汽車(chē)制造商越來(lái)越多地將電子器件作為其競爭的優(yōu)勢或武器;性能-電子產(chǎn)品可用來(lái)優(yōu)化汽油消耗和提高引擎性能;法規要求–法例規定在點(diǎn)火器和引擎控制系統中使用的電子器件必須有助于減少排放;安全性-安全功能如氣囊、ABS系統及應急呼叫系統等現已成為開(kāi)拓市場(chǎng)的工具
  • 關(guān)鍵字: FPGA  汽車(chē)電子  汽車(chē)電子  

賽靈思在華首發(fā)成本最低的I/O優(yōu)化FPGA SPARTAN-3A平臺

  •   賽靈思推出Spartan™-3A系列I/O優(yōu)化現場(chǎng)可編程門(mén)陣列(FPGA)平臺。這一平臺是對低成本、大規模應用的新一代Spartan-3系列產(chǎn)品的擴展。SPARTAN-3A平臺為相對于邏輯密度而言更注重I/O數量與功能的應用提供了一個(gè)成本更低的解決方案。Spartan-3A FPGA支持業(yè)界最廣泛的I/O標準(26種),具備獨特的電源管理、配置功能以及防克?。╝nti-cloning)安全優(yōu)勢,可以為消費和工業(yè)領(lǐng)域中的新型大規模應用,如顯示屏接口、視頻/調諧器板接口和視頻交換,提
  • 關(guān)鍵字: FPGA  I/O優(yōu)化  SPARTAN-3A  單片機  嵌入式系統  賽靈思  

[DSP/FPGA]DSP學(xué)習進(jìn)階

  • 學(xué)習TI的各種DSP,本著(zhù)循序漸進(jìn)的原則,可以分為多個(gè)層次。根據我多年開(kāi)發(fā)DSP的經(jīng)驗,在這里總結一下各個(gè)層次的進(jìn)階:1、DSP2000(除了2812):進(jìn)階:標準C -> C和匯編混合編程說(shuō)明:把DSP2000當作單片機來(lái)玩就可以了,非常簡(jiǎn)單。2、DSP5000(包括DSP2812)主要:標準C -> C和匯編混合編程 -> DSP/BIOS -> RF3說(shuō)明:DSP5000是個(gè)中等產(chǎn)品,性能不高不低
  • 關(guān)鍵字: DSP  FPGA  

FPGA協(xié)同處理的優(yōu)勢

  • 摘要: 本文介紹的ESL技術(shù)為傳統的DSP系統設計人員提供了有效的FPGA的設計實(shí)現方法。關(guān)鍵詞: DSP;FPGA;ESL 傳統的、基于通用DSP處理器并運行由C語(yǔ)言開(kāi)發(fā)的算法的高性能DSP平臺,正在朝著(zhù)使用FPGA預處理器和/或協(xié)處理器的方向發(fā)展。這一最新發(fā)展能夠為產(chǎn)品提供巨大的性能、功耗和成本優(yōu)勢。盡管優(yōu)勢如此明顯,但習慣于使用基于處理器的系統進(jìn)行設計的團隊,仍會(huì )避免使用FPGA,因為他們缺乏必要的硬件技能,來(lái)將FPGA用作協(xié)處理器(圖1)。不熟悉像VHDL和Verilog這樣
  • 關(guān)鍵字: 0611_A  DSP  ESL  FPGA  單片機  嵌入式系統  雜志_技術(shù)長(cháng)廊  

FPGA進(jìn)入嵌入式領(lǐng)域,處理器內核成關(guān)鍵

  • 全球FPGA整體市場(chǎng)最近幾年迅速擴大,其中與嵌入式FPGA處理器相關(guān)的Design Win數量正在迅速增長(cháng),潛力巨大。就像打開(kāi)潘多拉的盒子,有了可以運行操作系統或實(shí)時(shí)操作系統的處理器內核,相信FPGA正在真正意義上大規模進(jìn)入嵌入式設計領(lǐng)域。 從Xilinx、Altera到Actel、Lattice,FPGA提供商都已經(jīng)有可在FPGA邏輯模塊旁實(shí)現的“硬”核,或者可以直接在FPGA結構中運行的“軟” 核處理器。硬核的好處是能夠提供更快的數據處理能力,所謂軟核需要FPGA廠(chǎng)商提供的PLD軟件進(jìn)行配置,然后固
  • 關(guān)鍵字: 0611_A  FPGA  單片機  嵌入式系統  雜志_技術(shù)長(cháng)廊  

賽靈思90nm FPGA平臺出貨量達2600萬(wàn)片

  •  再創(chuàng )可編程邏輯器件行業(yè)新紀錄 賽靈思公司( Xilinx, Inc. (NASDAQ: XLNX))在北京宣布:該公司90nm FPGA平臺出貨量達2600萬(wàn)片,再一次刷新了可編程邏輯行業(yè)(PLD)新記錄。賽靈思包括Spartan™-3 和Virtex™-4 FPGA兩大旗艦產(chǎn)品系列在內的90nm FPGA平臺廣受市場(chǎng)歡迎,以累計營(yíng)收計算,在全球90nm FPGA市場(chǎng)上贏(yíng)得了約70
  • 關(guān)鍵字: 90nm  FPGA  FPGA平臺  出貨量  單片機  嵌入式系統  賽靈思  

基于FPGA的DDS調頻信號的研究與實(shí)現

  • 1 引言 直接數字頻率合成器(DDS)技術(shù),具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數字化便于單片集成、有利于降低成本、提高可靠性并便于生產(chǎn)等優(yōu)點(diǎn)。目前各大芯片制造廠(chǎng)商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能和多功能的DDS芯片,專(zhuān)用DDS芯片采用了特定工藝,內部數字信號抖動(dòng)很小,輸出信號的質(zhì)量高。然而在某些場(chǎng)合,由于專(zhuān)用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統的要求差距很大,這時(shí)如果用高性能的FPGA器件設計符合自己需要的DDS電路就是一個(gè)很好的解
  • 關(guān)鍵字: DDS  FPGA  單片機  調頻信號  嵌入式系統  

遠程測控中嵌入式Web服務(wù)器的FPGA實(shí)現

  • 引 言    嵌入式系統是指被嵌入到各種產(chǎn)品或工程應用中以微處理器或微控制器為核心的軟硬件系統。嵌入式系統與Internet技術(shù)相結合,形成的嵌入式Internet技術(shù)是近幾年隨著(zhù)計算機網(wǎng)絡(luò )技術(shù)的普及而發(fā)展起來(lái)的一項新興技術(shù)。工程技術(shù)人員、管理人員或調試人員通過(guò)Web而不用親臨現場(chǎng)就可以得到遠程數據,并對測控儀器進(jìn)行控制、校準等工作。這里介紹利用嵌入式軟核處理器Nios II及廣泛應用的嵌入式操作系統uClinux來(lái)實(shí)現電網(wǎng)參數的遠程測控服務(wù)器的功能。 &
  • 關(guān)鍵字: FPGA  Web  單片機  工業(yè)控制  嵌入式系統  遠程測控  工業(yè)控制  

基于DSP+FPGA的便攜數字存儲示波表設計

  • 本文提出了一種基于DSP+FPGA的嵌入式便攜數字存儲示波表的設計方案,充分利用微控制器技術(shù)和ASIC技術(shù)實(shí)現了嵌入式實(shí)時(shí)處理,很好地達到了體積小、重量輕、功能強、可靠性高的要求。
  • 關(guān)鍵字: FPGA  DSP  便攜  數字存儲    

使用FPGA和IP Core實(shí)現定制緩沖管理

  • 在通信網(wǎng)絡(luò )系統中,流量管理的核心是緩存管理、隊列管理和調度程序。本文結合使用FPGA及IP Core闡述緩存管理的結構、工作原理及設計方法 目前硬件高速轉發(fā)技術(shù)的趨勢是將整個(gè)轉發(fā)分成兩個(gè)部分:PE(Protocol Engine,協(xié)議引擎)和TM(Traffic Management,流量管理)。其中PE完成協(xié)議處理,TM負責完成隊列調度、緩存管理、流量整形、QOS等功能,TM與轉發(fā)協(xié)議無(wú)關(guān)。 隨著(zhù)通信協(xié)議的發(fā)展及多樣化,協(xié)議處理部分PE在硬件轉發(fā)實(shí)現方面,普遍采用現有的商用芯片NP(Network
  • 關(guān)鍵字: Core  FPGA  IP  單片機  嵌入式系統  通訊  網(wǎng)絡(luò )  無(wú)線(xiàn)  
共6410條 417/428 |‹ « 415 416 417 418 419 420 421 422 423 424 » ›|

fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條 fpga!
歡迎您創(chuàng )建該詞條,闡述對 fpga的理解,并與今后在此搜索 fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>