基于FPGA的三相SPWM的設計及其優(yōu)化
——
基于FPGA的三相SPWM的設計及其優(yōu)化
摘 要:簡(jiǎn)要介紹了SPWM的產(chǎn)生方法,重點(diǎn)對產(chǎn)生SPWM的正弦表及其運算電路進(jìn)行優(yōu)化。利用分時(shí)復用以及正弦波的對稱(chēng)性,使得三相正弦波只需一個(gè)1/4周期的正弦表即可實(shí)現,把所需的正弦表減少到原來(lái)的1/12,并且不會(huì )對三相正弦波的精度產(chǎn)生影響,極大的減少了所需FPGA的門(mén)數。并通過(guò)了MAXPLUSⅡ的仿真驗證,取得了滿(mǎn)意的效果。
關(guān)鍵詞:可編程器件;脈寬調制;變頻調速;正弦波
目前,變頻調速一般采用微處理器和專(zhuān)用芯片來(lái)實(shí)現。但是普通的專(zhuān)用芯片運算速度受微處理器系統時(shí)鐘影響,且開(kāi)發(fā)周期長(cháng),硬件調試不方便[1]。隨著(zhù)微電子技術(shù)和EDA軟件的發(fā)展,出現的FPGA幾乎克服了所有這些不足,所以本設計采用了FPGA方案。
三相SPWM的產(chǎn)生一般可以通過(guò)三相相位上互差120
評論