<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 消費電子 > 設計應用 > 利用視頻套件加速FPGA上的視頻開(kāi)發(fā)

利用視頻套件加速FPGA上的視頻開(kāi)發(fā)

作者:Xilinx DSP部高級市場(chǎng)營(yíng)銷(xiāo)經(jīng)理 Tom Hill 時(shí)間:2008-07-16 來(lái)源:今日電子 收藏

  隨著(zhù)下一代視頻壓縮標準問(wèn)世,行業(yè)從基本視頻處理向更復雜的集成處理解決方案轉移,這使得系統的要求超越了獨立DSP力所能及的視頻性能。以不到30美元的價(jià)格提供20GMACs以上的DSP性能,從而為成本敏感型軍事、汽車(chē)、醫療、消費、工業(yè)和安全應用填補了這一空白。只有能夠為整套端對端視頻解決方案提供邏輯、嵌入式處理、OS支持和驅動(dòng)器。

本文引用地址:http://dyxdggzs.com/article/85780.htm

  妨礙開(kāi)發(fā)人員將用于視頻應用的因素并非他們缺乏對FPGA性能優(yōu)勢的了解,而是缺乏使用其設計流程的經(jīng)驗,對于那些習慣于用C語(yǔ)言編程的傳統DSP程序開(kāi)發(fā)人員來(lái)說(shuō)尤為如此。

  開(kāi)發(fā)人員可以利用FPGA的靈活性來(lái)配置針對特定應用而優(yōu)化的硬件架構,以此發(fā)揮該器件的性能優(yōu)勢。這種靈活性為開(kāi)發(fā)過(guò)程增加了自由度,同時(shí)也促進(jìn)了其復雜性。

  XtremeDSP視頻入門(mén)套件()提供了一種完善而易用的設計環(huán)境。這款開(kāi)發(fā)套件包括應用示例并且完全支持標準的工具流程,這有助于加速設計過(guò)程,并且還仍然能實(shí)現最終產(chǎn)品的差異化。

  使用基礎平臺開(kāi)發(fā)視頻應用

  稱(chēng)為基礎平臺的嵌入式系統提供了一個(gè)框架,您可以從中使用來(lái)開(kāi)發(fā)視頻應用?;A平臺是使用Xilinx Platform Studio的Base System Builder (BSB)創(chuàng )建的嵌入式系統,其中包括一個(gè)MicroBlaze嵌入式處理器。

  此框架可以為新設計提供起點(diǎn),也可以作為便利的移植途徑來(lái)移植在基于處理器的系統上開(kāi)發(fā)的現有應用。在MicroBlaze處理器上,可以輕而易舉地為外部處理器重新編譯任意C代碼;高性能視頻鏈一旦接入,便可以從軟件移植到FPGA架構。

  為了協(xié)助這種移植,包括了一個(gè)定制外設IP庫,可以使用Platform Studio方便地將其中的定制外設添加到基礎系統,也可以連接到視頻接口、管理數據幀以及執行存儲器訪(fǎng)問(wèn)和基本視頻處理。這些定制外設包括:

  DVI輸入
  DVI輸出
  攝像頭
  視頻幀緩沖器控制器(VFBC)
  視頻處理流水線(xiàn)

  此VFBC非常適合需要用二維數據的硬件控制來(lái)實(shí)現實(shí)時(shí)操作的視頻應用。

  用VSK參考設計迅速啟動(dòng)開(kāi)發(fā)過(guò)程

  VSK提供三個(gè)參考設計,用來(lái)快速啟動(dòng)在FPGA上運行的視頻應用的開(kāi)發(fā)過(guò)程。每個(gè)參考設計都是在基礎平臺上構建的,并且使用了VSK的IP庫中的定制外設。表1列出了各參考設計及其所顯示的視頻處理和連接功能。這些參考設計旨在提供一個(gè)起點(diǎn),可以在此基礎上進(jìn)一步開(kāi)發(fā)。圖1所示為如何將DVI穿越端口參考設計接入基礎系統。

圖1 帶視頻流水線(xiàn)的基礎系統

表1 VSK參考設計概覽

  用基于模型的設計創(chuàng )建視頻應用

  要加速FPGA上的視頻應用,就需要將性能關(guān)鍵型操作從處理器上運行的軟件移植到硬件。VSK支持多種硬件設計流程,其中包括使用VHDL/Verilog來(lái)發(fā)揮堅實(shí)的硬件設計背景的流程,也包括借助較多抽象建模環(huán)境(包括C、MATLAB和)而需要很少或完全不需要硬件設計經(jīng)驗的流程。

  The MathWorks的是一種基于模型的設計環(huán)境,可用來(lái)開(kāi)發(fā)視頻系統的算法模型。The MathWorks為提供了一個(gè)可選的視頻與成像模塊集,其中包括一組豐富的視頻構建模塊,可用來(lái)方便地處理流式視頻并且在模型中的每一步顯示結果。

  可以首先使用浮點(diǎn)數據類(lèi)型以及高層視頻和成像模塊為視頻處理算法本身建立抽象模式,然后以設計者認為能夠權衡復雜性、系統成本和性能的方式來(lái)優(yōu)化算法。



關(guān)鍵詞: FPGA 視頻套件 VSK Simulink

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>