高效FPGA乘法器在無(wú)線(xiàn)基站中的使用
上變頻/下變頻概述
本文引用地址:http://dyxdggzs.com/article/84431.htm如圖2中上半部分描述的那樣,DDC由以下器件組成:一個(gè)基于數控振蕩器(NCO)的I/Q分離器,它通過(guò)兩個(gè)混頻器將來(lái)自射頻部分的輸入信號用正弦和余弦波進(jìn)行調制;一個(gè)抽取部分,可以由3級FIR抽取濾波器或后接級聯(lián)積分梳狀(CIC)濾波器的FIR抽取濾波器進(jìn)行配置。
圖2:DDC/DUC結構。
圖2中的DUC由以下器件組成:3級FIR內插濾波器或后面接FIR內插濾波器的CIC濾波器;一個(gè)基于NCO和兩個(gè)混頻器的I/Q混頻器,其在I、Q輸出信號到達射頻部分前對它們進(jìn)行解調。請記住,抽取用于采樣刪除以達到較低的采樣率,而內插用于增加外推樣本以提高采樣率。
變頻器的通用實(shí)現指南
DDC/DUC系統是一個(gè)需要大量乘法器的系統。抽取和內插濾波器通常由乘法器和加法器陣列實(shí)現,而混頻功能就是一個(gè)乘法器。利用面積優(yōu)化方法實(shí)現NCO要基于使用復數乘法器的相移。
克服需要大量乘法器的系統所帶來(lái)的挑戰首先是要分解和級聯(lián)濾波器:
1. 一個(gè)抽取/內插系數為N的大型FIR抽取濾波器或FIR內插濾波器可以分解成兩個(gè)或三個(gè)抽取/內插系數分別為N1、N2和N3的較小、較簡(jiǎn)單的級聯(lián)濾波器。抽取/內插系數滿(mǎn)足以下等式:
E8: N=N1*N2*N3
2. 將FIR抽取濾波器或FIR內插濾波器分解成兩個(gè)或三個(gè)獨立濾波器可以減少實(shí)現整個(gè)濾波器所需的抽頭總數。抽取或內插系數為N的單個(gè)濾波器需要大量的抽頭(乘法器)才能滿(mǎn)足基本的濾波器衰減和噪聲特性要求。將濾波器分解成兩個(gè)或三個(gè)更小和更簡(jiǎn)單的濾波器可以減少整個(gè)濾波系統的抽頭數量。另外,第二和第三級聯(lián)濾波器的較低采樣率可以實(shí)現時(shí)間復用,從而進(jìn)一步縮小實(shí)現的尺寸。
當濾波器階數確定好后,還可以采取多種措施減少實(shí)際濾波器中的乘法器數量。下面將對此進(jìn)行介紹。
表1:可減少WiMax系統設計中乘法器數量的四種技術(shù)。
三種專(zhuān)用于變頻器的乘法器節省技術(shù)
1. 對稱(chēng)抽取和內插濾波器
系數對稱(chēng)的DDC抽取濾波器和DUC內插濾波器可以用來(lái)獲得最多50%的乘法器節省效果。在對稱(chēng)條件下,n個(gè)抽頭的FIR濾波器系數h(0)、h(1)、…、h(n)滿(mǎn)足h(k)=h(n-k){0≤k≤n}.
由于h(k)=h(n-k)、h(k)與兩個(gè)相關(guān)樣本之和的乘積可以一次完成,因此所需乘法器的數量可以最多減少2倍(對于偶數個(gè)系數)。在FPGA中,可以利用低成本的逐位進(jìn)位邏輯實(shí)現使用相同系數的兩個(gè)數據樣本的加法。
2. 通過(guò)分布式運算功能并利用EBR存儲器塊實(shí)現FIR濾波器
對乘法器密集應用(如DDC或DUC)來(lái)說(shuō),FPGA資源的高效使用特別重要。將存儲器和LUT結構資源用作乘法器可以顯著(zhù)提升實(shí)現效率。EBR和這種結構的分布式存儲器可以用作使用分布式存儲器技術(shù)的FIR濾波器乘法器。分布式存儲器技術(shù)也被稱(chēng)為軟乘法技術(shù),使用這種技術(shù)通??梢允?a class="contentlabel" href="http://dyxdggzs.com/news/listbylabel/label/FPGA">FPGA器件中的乘法器數量增加2到5倍。
從圖3可以看出如何使用EBR實(shí)現使用分布式算術(shù)技術(shù)的FIR濾波器。樣本被串行移位進(jìn)EBR地址總線(xiàn)。在EBR內部有一個(gè)預計算的結果乘法表以及帶合適系數的各個(gè)輸入樣本比特(地址比特)總和。累加器將累加n個(gè)(n是樣本比特分辨率)中間結果,并在n個(gè)時(shí)鐘周期后提供完整的FIR濾波結果。
圖3:將塊存儲器用作FIR乘法器。
3. CIC濾波器使用加法器而不是乘法器
用CIC乘法器代替某些內插/抽取FIR濾波器鏈部分是另一種減少實(shí)現所需乘法器數量的方法。CIC乘法器沒(méi)??/下變頻通常要求數百階的大范圍速率變化。高速率變化內插或抽取濾波器在硬件方面非常昂貴。CIC濾波器也被稱(chēng)為Hogenauer濾波器,可以用作低成本的高因數抽取或內插濾波器。它們可以用來(lái)在數字系統中取得任意的和很大的速率變化,并能夠僅使用加法器和減法器高效實(shí)現。因為FPGA有很快的進(jìn)位鏈用于實(shí)現加法器,因此CIC濾波器非常適合FPGA實(shí)現。積分器和梳狀濾波器的結構與特性請參見(jiàn)表2。
表2:梳狀濾波器和積分器的結構與特性。
利用IP核實(shí)現變頻器和OFDM
用Lattice的FPGA實(shí)現DDC或DUC變頻器相當簡(jiǎn)單,因為FPGA提供了作為IP內核使用的重要組成器件。將CIC濾波器用作數據速率轉換中內插器的應用如圖4所示,它給出了用作數字無(wú)線(xiàn)應用中的變頻器的CIC內插器的使用。
圖4:用于數字無(wú)線(xiàn)電應用的數字上變頻器。
數字上變頻器使用以下一些IP內核配置:
1. FIR濾波器(63個(gè)抽頭的內插濾波器);
2. FIR濾波器(31個(gè)抽頭的內插濾波器);
3. CIC濾波器(速率在8到2K之間可編程的內插CIC濾波器);
4. NCO(帶正弦和余弦輸出的NCO)。
LatticeECP2/M的優(yōu)勢
LatticeECP2/M系列低成本FPGA具有多種與WiMax系統設計高度相關(guān)的高性能特性。在其他低成本FPGA系列器件中很難找到這些特性,而只能在昂貴的高端FPGA產(chǎn)品中才能找到:
1. 帶硬連線(xiàn)的乘法器、加法器/累加器模塊和管線(xiàn)級的高性能DSP模塊;
2. 速率高達3.125Gbps的SERDES收發(fā)器通道,支持無(wú)線(xiàn)電頭部和基帶數字板之間的CPRI和OBSAI接口;
3. 在LatticeECP2/M存儲器增強系列產(chǎn)品中數量眾多的18kB EBR存儲器塊;
4. 支持ADC/DAC接口的高速LVDS I/O,輸入和輸出速率均可高達840Mbps;
5. 低成本的LatticeECP2/M系列器件均可提供這些豐富和高性能的資源,而價(jià)格遠低于其他FPGA器件。WiMax系統設計師還能使用多種設計技術(shù)減少所需DSP乘法器的數量,從而讓用戶(hù)有可能使用更小、更便宜的FPGA器件。
評論