<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 測試測量 > 設計應用 > 硬件電路時(shí)序計算方法與應用實(shí)例

硬件電路時(shí)序計算方法與應用實(shí)例

作者:王劍宇 時(shí)間:2014-11-27 來(lái)源:電子產(chǎn)品世界 收藏
編者按:  摘要:本文針對高速電路設計中經(jīng)常面臨的時(shí)序問(wèn)題,提出了時(shí)序分析和計算方法,并結合SPI4.2接口給出了具體分析實(shí)例。   1 滿(mǎn)足接收端芯片的建立/保持時(shí)間的必要性   在高速數字電路設計中,由于趨膚效應、臨近干擾、電流高速變化等因素,設計者不能單純地從數字電路的角度來(lái)審查自己的產(chǎn)品,而要把信號看作不穩定的模擬信號。采用頻譜分析儀對信號分析,可以發(fā)現,信號的高頻譜線(xiàn)主要來(lái)自于信號的變化沿而不是信號頻率。例如一個(gè)1MHz的信號,雖然時(shí)鐘周期為1微秒,但是如果其變化沿上升或下降時(shí)間為納秒級,則在頻譜儀

  其中,狀態(tài)類(lèi)信號是單端LVTTL信號,接收端利用的上升沿對TSTAT[1:0]采樣,方向為從物理層芯片發(fā)往鏈路層芯片;是差分LVDS信號,接收端利用TDCLK的上升沿與下降沿對TDAT[15:0]和TCTL采樣,即一個(gè)時(shí)鐘周期進(jìn)行兩次采樣,方向為從鏈路層芯片發(fā)往物理層芯片。

本文引用地址:http://dyxdggzs.com/article/266060.htm

  由于接收信號組與發(fā)送信號組的分析類(lèi)似,因此本文僅對發(fā)送信號組進(jìn)行分析。

  在本設計中,采用Vitesee公司的VSC9128作為鏈路層芯片,VSC7323作為物理層芯片,以下參數分別從這兩個(gè)芯片的Datasheet中提取出來(lái)。

  ● 狀態(tài)類(lèi)信號的分析

  對狀態(tài)類(lèi)信號,信號的流向是從物理層芯片發(fā)送到鏈路層芯片。

  第一步,確定信號工作頻率,對狀態(tài)類(lèi)信號,本設計設定其工作頻率和時(shí)鐘周期為:

  Freq=78.125MHz;

  Tcycle = 1/ Freq = 12.8ns;

  第二步,從發(fā)送端,即物理層芯片手冊提取以下參數[3]

  -1ns < Tco < 2.5ns;

  第三步,從接收端,即鏈路層芯片手冊提取建立時(shí)間和保持時(shí)間的要求[4]

  Tsetup(min) = 2ns;

  Thold(min) = 0.5ns;

  將以上數據代入式1和式2:

  2.5ns + (Tflight-data - T flight-clk)MAX + 2ns < 12.8ns

  -1ns + (Tflight-data - T flight-clk)MIN > 0.5ns 整理得到:

  1.5ns < (Tflight-data - T flight-clk) < 8.3ns

  基于以上結論,同時(shí)考慮到Vsig = 6inch/ns,可以得到如下結論,當數據信號和時(shí)鐘信號走線(xiàn)長(cháng)度關(guān)系滿(mǎn)足以下關(guān)系時(shí),狀態(tài)類(lèi)信號的時(shí)序要求將得到滿(mǎn)足:TSTAT信號走線(xiàn)長(cháng)度比長(cháng)9英寸,但最多不能超過(guò)49.8英寸。

  ● 的時(shí)序分析

  對,信號的流向是從鏈路層芯片發(fā)送到物理層芯片。

  第一步,確定信號工作頻率,對數據類(lèi)信號,本設計設定其工作頻率為:

  Freq=414.72MHz;

  與狀態(tài)類(lèi)信號不同的是,數據類(lèi)信號是雙邊沿采樣,即,一個(gè)時(shí)鐘周期對應兩次采樣,因此采樣周期為時(shí)鐘周期的一半。采樣周期計算方法為:

  Tsample = ½*Tcycle = 1.2ns;

  第二步,從發(fā)送端,即鏈路層芯片手冊提取以下參數[4]

  -0.28ns < Tco < 0.28ns;

  第三步,從接收端,即物理層芯片資料可以提取如下需求[3]

  Tsetup(min) = 0.17ns;

  Thold(min) = 0.21ns;

  將以上數據代入式1和式2,需特別注意的是,對數據類(lèi)信號,由于是雙邊沿采樣,應采用Tsample代替式1中的Tcycle:

  0.28ns + (Tflight-data - T flight-clk)MAX + 0.17ns < 1.2ns

  -0.28ns + (Tflight-data - T flight-clk)MIN > 0.21ns

  整理得到:

  0.49ns < (Tflight-data - T flight-clk) < 0.75ns

  基于以上結論,同時(shí)考慮到Vsig = 6inch/ns,可以得到如下結論,當數據信號和時(shí)鐘信號走線(xiàn)長(cháng)度關(guān)系滿(mǎn)足以下關(guān)系時(shí),數據類(lèi)信號的時(shí)序要求將得到滿(mǎn)足:TDAT、TCTL信號走線(xiàn)長(cháng)度比TDCLK長(cháng)2.94英寸,但最多不能超過(guò)4.5英寸。

  5 結論

  高速電路中的時(shí)序設計,雖然看似復雜,然而只要明晰其分析方法,問(wèn)題可以迎刃而解。

  參考文獻:
  [1] 王劍宇. 高速電路設計實(shí)踐[M]. 電子工業(yè)出版社,2010:131
  [2] Optical Internetworking Forum. Implementation Agreement: OIF-SPI4-02.0[J]. OIF,2002:1-5
  [3] Vitesse. VSC7323 Datasheet[J]. Vitesse,2006: 306~312
  [4] Vitesse. VSC9125 and VSC9128 Datasheet[J]. Vitesse,2006:769-772

電流傳感器相關(guān)文章:電流傳感器原理
汽車(chē)防盜機相關(guān)文章:汽車(chē)防盜機原理
頻譜分析儀相關(guān)文章:頻譜分析儀原理

上一頁(yè) 1 2 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>