<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于FPGA和DSP組合在無(wú)線(xiàn)基站中的應用

基于FPGA和DSP組合在無(wú)線(xiàn)基站中的應用

作者: 時(shí)間:2012-04-26 來(lái)源:網(wǎng)絡(luò ) 收藏

在自動(dòng)控制產(chǎn)品中,CPD++MCU的構架是目前最為流行的成熟方案,而在通訊產(chǎn)品中,大量使用設計,合理使用的組合,之間的“智能配分”可使無(wú)線(xiàn)系統設計師獲得最佳性能組合和成本——效能。應用DSP和FPGA組合可使成本降低。對于,FPGA和DSP可編程邏輯的系統配分,可促使更大的產(chǎn)品設計和市場(chǎng)成功率。
  
更高數據率的需求正在驅使無(wú)線(xiàn)蜂窩系統從窄帶2G GSM,IS-95系統到W-CDMA基3G和3.5G系統(支持高達10Mbps峰值數據率)變革。將來(lái),3Gpp遠期變革規范面向復雜的信號處理技術(shù),如多輸入多輸出(MIMO)以及新的無(wú)線(xiàn)電技術(shù)(如正交頻分多址OFDMA,多載波碼分多址MC-CDMA)。這些技術(shù)對于實(shí)現超過(guò)吞吐量100Mbps的目標起關(guān)鍵作用。
  
另外的OFDM基寬帶無(wú)線(xiàn)系統,如WiMAX現在傳輸速度超過(guò)70Mbps??枯^高級的調制技術(shù)和變速率信道編碼可以實(shí)現數據率的改善。復雜的空間信號處理方法(包括聚束和MIMO無(wú)線(xiàn)技術(shù))也是增加數據率的辦法。然而,這種技術(shù)對基站設計師所產(chǎn)生的問(wèn)題是:需要可縮放性、成本、效率和跨越多個(gè)標準的靈活性。
  
多可變目標
  
無(wú)線(xiàn)系統設計師需要滿(mǎn)足大量關(guān)鍵技術(shù)要求,包括處理速度、靈活性、產(chǎn)品上市時(shí)間。所有這些要求決定對硬件平臺的選擇。主要的變量包括處理帶寬、靈活性和降低成本的路徑。
  
處理帶寬
  
WiMAX與W-CDMA和CDM2000蜂窩系統相比,明顯地具有較高的吞吐量和數據要求。為了支持這些較高的數據率,基礎硬件平臺必須具有寬處理帶寬。另外,幾種先進(jìn)的信號處理技術(shù),如快速傅里葉變換/快速傅里葉逆變換(FFT/IFFT)、聚束、MIMO、波峰因數縮減(CFR)、數字預失真(DPD)都是計算密集的,需要每秒幾百萬(wàn)乘和累加運算。
  
靈活性
  
WiMAX是一個(gè)相當新的市場(chǎng),現正處于開(kāi)發(fā)和采用階段?,F在仍然不清楚在這很多移動(dòng)寬帶技術(shù)(WiMAX,Wibrow,Super3G,LTE,Ultra3G等)中,哪一種將被大量采用。
  
現在,末端產(chǎn)品靈活性和可編程性對多協(xié)議基站是關(guān)鍵性的。
  
降低成本的路徑
  
對于OEM和服務(wù)供應商來(lái)講,為了保持競爭力,最終產(chǎn)品的成本比靈活性更重要。在樣機設計階段選擇正確的硬件平臺,為生產(chǎn)制造提供無(wú)縫降低成本的路徑,這會(huì )節省上百萬(wàn)工程成本。否則,需要重新設計系統。
  
系統結構的邏輯任務(wù)分配
  
控制、信號處理和數據通路運行構成中處理負載的主體。實(shí)現這些功能的最通用方法是采用微控制器(MCU)、FPGA和可編程DSP的組合。MCU控制系統、而FPGA和DSP控制數據流處理。DSP軟件實(shí)現系統的輕載處理要求和定向控制任務(wù)。重載最好的實(shí)現方法是用FPGA,因為FPGA具有很強的并行處理能力。
  
組合的DSP和FPGA確保整個(gè)系統的靈活性,并提供重新可編程性以確定系統缺陷,而且支持不同的標準。DSP和FPGA之間的分配策略依賴(lài)于處理要求、系統帶寬、系統配置、發(fā)射和接收天線(xiàn)數。圖1示出OFDMA基系統(如WiMAX或LTE)中基帶物理層(PHY)功能的典型DSP/FPGA分配。

本文引用地址:http://dyxdggzs.com/article/257550.htm

圖1 OFDMA系統中DSP/FPGA分配
  
包含先進(jìn)的多天線(xiàn)技術(shù),這類(lèi)系統所提供的吞吐量可達到75~100MPS?;鶐HY功能可大致分為位級(bit-level)處理和符號級(Symbol-level)處理功能。
  
位級處理
  
位級處理單元包括發(fā)射端的隨機化、前向糾錯(FEC)、到四相相移鍵控(QPSK)和正交調幅(QAM)功能的交織和變換。相應的接收處理位級單元包括符號解變換、解交織、FEC解碼和解隨機性。
  
除FEC譯碼外的所有位級功能都是相當簡(jiǎn)單的,而且計算不是密集的。例如,隨機性包含數據位的模2加法(借助簡(jiǎn)單偽隨機二進(jìn)制時(shí)序產(chǎn)生器輸出)。盡管FPGA比固定總線(xiàn)寬度的DSP能為位級處理提供更大的靈活性。但是,低計算復雜性允許DSP處理這些功能。相比,FEC譯碼包括Viterbi譯碼、Turbo卷積譯碼、Turbo乘積譯碼和LDPC譯碼是計算密集的,而且DSP處理時(shí)會(huì )消耗有效帶寬。
  
FPGA廣泛用于卸載這些功能。同樣FPGA也可用到MAC層的接口,以實(shí)現一定的較低MAC功能(如加密/解密和鑒別)。
  
符號級處理
  
OFDMA中的符號級功能包括子信道化和解子信道化、信道判斷、均衡和循環(huán)前綴插入以及消除功能。時(shí)間—頻率變換和頻率—時(shí)間變換,分別用于FFT和IFFT實(shí)現。
  
信道判斷和均衡可以離線(xiàn)執行,這涉及更多有關(guān)控制算法,適合用DSP實(shí)現。相反,FFT和IFFT功能是規則的數據通路功能,這包括非常高速下的復雜乘法,適合于用FPGA實(shí)現。
  
圖2示出包含在高端FPGA(Altera公司StratixⅡ器件)內的嵌入式DSP單元。DSP處理器通常有多達8個(gè)專(zhuān)用乘法器,而StratixⅡ器件有多達384專(zhuān)用乘法器,提供的吞吐量高達346GMAC,這比現有的DSP高出一個(gè)量級。

圖2 FPGA中的嵌入式DSP單元 
  
當基站采用先進(jìn)的多天線(xiàn)技術(shù)(如空時(shí)編碼STC,聚束和MIMO方法),FPGA和DSP間信號處理能力的巨大差別更加明顯。OFDM-MIMO組合被廣泛認為是現在和將來(lái)WiMAX和LTE無(wú)線(xiàn)系統較高數據率的關(guān)鍵促進(jìn)因素。
  
圖1示出應用在基站中的多發(fā)送和接收天線(xiàn)。在這種配置中,對于每個(gè)天線(xiàn)流的符號處理是單獨實(shí)現,在MIMO譯碼執行前產(chǎn)生單個(gè)位級數據流。在串行狀態(tài)用DSP實(shí)現操作時(shí),符號級復雜性隨天線(xiàn)數線(xiàn)性增加。例如,用兩個(gè)發(fā)送和兩個(gè)接收天線(xiàn)時(shí),FFT和IFFT功能消耗1GHz DSP近60%(假設變換大小是2048點(diǎn))。相反,用FPG實(shí)現多天線(xiàn)基計算是非常有效的。FPGA提供并行處理和時(shí)間多路轉換來(lái)自多路天線(xiàn)間數據。
  
多天線(xiàn)方法提供較高的數據率、陣列增益、分集增益和同信道干擾抑制。聚束和空間多路傳輸MIMO技術(shù)也是計算密集的,涉及矩陣分解和相乘。特別的Cholesky分解,QR分解和奇異值分解功能通常是解線(xiàn)性方程組。當這些功能很快用盡DSP能力時(shí),而FPGA很適合實(shí)現這些功能。利用FPGA的并行性,采用更加成效的心縮式陣列結構方案。
  
數字IF處理
  
圖3示出來(lái)自基帶信道極的數據,送到RF板進(jìn)行數字中頻處理,包括數字上變頻(DUC)、CFR和DPD。數字IF擴展了基帶域到天線(xiàn)范圍之外的數字信號處理。這增加了系統靈活性,并降低了制造成本。此外,數字頻率變換比傳流的模擬技術(shù),能提供更大的靈活性和更高的性能(在衰減和選擇性方面)。

圖3 數字RF處理功能
  
需要CFR和DPD功能來(lái)改善用在基站中放大器效率。這些功能也有助于大大降低RF板的總成本。CFR和DPD包含復雜的乘法,取樣率可高達100MSPS以上。類(lèi)似于DUC,在接收端需要數字下變頻(DDC)把IF頻率變?yōu)榛l。DUC和DDC都采用復雜的濾波器結構,包括有限脈沖響應(FIR)和級聯(lián)積分梳狀(CIC)濾波器。先進(jìn)的FPGA提供運行速度高達350MHz的數百個(gè)18×18乘法器。這不僅提供并行處理多信道的平臺,而且也是一個(gè)經(jīng)濟集成單芯片方案。
  
有效的設計方法
  
隨著(zhù)標準的穩定,對基站靈活性的要求將降低,而成本變?yōu)橐粋€(gè)主要的成功因素。選擇FPGA將會(huì )大大地節省成本。
  
混合FPGA/DSP基平臺,為提供一種有效的設計方法。產(chǎn)品成功的關(guān)鍵是根據系統吞吐量要求和成本考慮在FPGA和DSP之間進(jìn)行合理分配。這將保證產(chǎn)品最終不僅僅只是可縮放的和經(jīng)濟的,而且靈活、可配置適合多個(gè)標準。除成本因素外,使用FPGA可以更位快捷的的設計產(chǎn)品,方便了設計工程師的設計。



關(guān)鍵詞: DSP FPGA 無(wú)線(xiàn)基站

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>