ARM體系結構之:ARM體系結構的特點(diǎn)
2.1 ARM體系結構的特點(diǎn)
ARM內核采用精簡(jiǎn)指令集結構(RISC,Reduced Instruction Set Computer)體系結構。RISC技術(shù)產(chǎn)生于上世紀70年代。其目標是設計出一套能在高時(shí)鐘頻率下單周期執行、簡(jiǎn)單而有效的指令集,RISC的設計重點(diǎn)在于降低硬件執行指令的復雜度,這是因為軟件比硬件容易提供更大的靈活性和更高的智能。與其相對的傳統復雜指令級計算機(CISC)則更側重于硬件執行指令的功能性,使CISC指令變得更復雜。
RISC的設計思想主要有以下特性。
· Load/Store體系結構。
Load/Store體系結構也稱(chēng)為寄存器/寄存器體系結構或者RR系統結構。在這類(lèi)機器中,操作數和運算結果不是通過(guò)主存儲器直接取回而是借用大量標量和矢量寄存器來(lái)取回的。與RR體系結構相反,還有一種存儲器/存儲器體系結構,在這種體系結構中,源操作數的中間值和最后的運算結果是直接從主存儲器中取回的。這類(lèi)機器的縮寫(xiě)符號是SS體系結構。
· 固定長(cháng)度指令。
固定長(cháng)度指令使得機器譯碼變得比較容易。由于指令簡(jiǎn)單,需要更多的指令來(lái)完成相同的工作,但是隨著(zhù)存儲器存取速度的提高,處理器可以更快地執行較大代碼段(即大量指令)。
· 硬聯(lián)控制。
RISC機以硬聯(lián)控制指令為特點(diǎn),而CISC的微代碼指令則相反。使用CISC(常常是可變長(cháng)度的)指令集時(shí)處理器的語(yǔ)義效率最大,而簡(jiǎn)單指令往往容易被機器翻譯。像CISC那樣通過(guò)執行較少指令來(lái)完成工作未必省時(shí),因為還要包括微代碼譯碼所需要的時(shí)間。因此,由硬件實(shí)現指令在執行時(shí)間方面提供了更好的平衡。除此之外,還節省了芯片上用于存儲微代碼的空間并且消除了翻譯微代碼所需的時(shí)間。
· 流水線(xiàn)。
指令的處理過(guò)程被拆分為幾個(gè)更小的、能夠被流水線(xiàn)并行執行的單元。在理想情況下,流水線(xiàn)每周期前進(jìn)一步,可獲得更高的吞吐率。
· 寄存器。
RICS處理器擁有更多的通用寄存器,每個(gè)寄存器都可存放數據或地址。寄存器可為所有的數據操作提供快速的局部存儲訪(fǎng)問(wèn)。
表2.1總結了RISC和CISC之間主要的區別。
表2.1 RISC和CISC之間主要的區別
指 標 | RISC | CISC |
指令集 | 一個(gè)周期執行一條指令,通過(guò)簡(jiǎn)單指令的組合實(shí)現復雜操作;指令長(cháng)度固定 | 指令長(cháng)度不固定,執行需要多個(gè)周期 |
流水線(xiàn) | 流水線(xiàn)每周期前進(jìn)一步 | 指令的執行需要調用微代碼的一個(gè)微程序 |
寄存器 | 更多通用寄存器 | 用于特定目的的專(zhuān)用寄存器 |
Load/Store結構 | 獨立的Load和Store指令完成數據在寄存器和外部存儲器之間的傳輸 | 處理器能夠直接處理存儲器中的數據 |
存儲器相關(guān)文章:存儲器原理
矢量控制相關(guān)文章:矢量控制原理
評論