<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > HDTV接收機中Viterbi譯碼器的FPGA實(shí)現

HDTV接收機中Viterbi譯碼器的FPGA實(shí)現

作者: 時(shí)間:2012-11-01 來(lái)源:網(wǎng)絡(luò ) 收藏
高清晰度數字電視技術(shù)是當今世界上最先進(jìn)的圖像壓縮編碼技術(shù)和數字通信技術(shù)的結合。它代表一個(gè)國家的科技綜合實(shí)力,蘊藏著(zhù)巨大的市場(chǎng)潛力。數字電視地面廣播編碼正交頻分復用COFDM傳輸系統以其較強的抗多徑干擾性能、易于實(shí)現移動(dòng)接收等優(yōu)點(diǎn)在的研究中占有很重要的地位。而COFDM系統中編、解碼技術(shù)是影響系統性能的一個(gè)重要因素。本文正是基于一種最大似然譯碼--Viterbi VB譯碼算法思想,從實(shí)現的角度探討在COFDM系統中內碼(收縮卷積碼)的解碼。

1 設計算法簡(jiǎn)述

地面廣播COFDM系統中,所用內碼為收縮卷積碼,除1/2主碼率外,還有2/3、3/4、5/6、7/8碼率的卷積編碼。在實(shí)際的傳輸信道中,噪聲一般是加性高斯白噪聲(AWGN),輸入AWGN信道的是二進(jìn)制信號序列。為了充分利用信道輸出信號的信息,提高傳輸系統譯碼的可靠性,首先把信道的輸出信號量化,將Q電平量化序列輸入Viterbi,因此本文采用的VB譯碼算法為軟判決譯碼算法。

1.1 主碼率1/2的卷積碼編碼

目前,在國際衛星通信和很多通信系統中,(2,1,6)碼是首選的使用VB譯碼的標準卷積碼。由于該碼能使誤碼率達到最小,且能克服相位誤差,所以在HDTV地面廣播COFDM傳輸系統中,內碼采用(2,1,6)碼,它的子生成元為(171,133),均為八進(jìn)制。對應的生成多項式G D=1+D+D2+D3+D6 1+D2+D3+D5+D6 df=10。其編碼器的實(shí)現框圖如圖1。
由于(2,1,6)碼有64個(gè)狀態(tài),為直觀(guān)起見(jiàn),采用列表的方法來(lái)表述它的籬笆圖,如表1所示。


1.2 收縮卷積碼的實(shí)現

為了實(shí)現多碼率傳輸,在提高碼率的情況下不致使的復雜性增加,在本設計中對(2,1,6)碼進(jìn)行增信刪余(Puncctured)。如圖1所示,在經(jīng)上述編碼后,對輸出碼字中的特定位置予以刪除。這樣可以產(chǎn)生碼率為2/3、3/4、5/6、7/8的較高碼率的卷積碼。

1.3 維特比譯碼算法簡(jiǎn)述

Viterbi VB譯碼算法是一種最大似然譯碼算法。在收端的譯碼過(guò)程中,根據對接收碼元處理方式的不同,分為硬判決和軟判決譯碼。在同一譯碼算法下,雖然硬判決譯碼較軟判決譯碼簡(jiǎn)單而易于實(shí)現,但在性能上要損失2~3dB。因此本文的實(shí)現是基于軟判決來(lái)討論的。具體算法如下:
(1)從某一時(shí)間單位j=m開(kāi)始,對進(jìn)入每一狀態(tài)的所有長(cháng)為j段分支的部分路徑,計算部分路徑度量。對64態(tài)的每個(gè)狀態(tài),挑選并儲存一條有最大度量的部分路徑及部分度量值作為留選路徑。
(2)j增加1,把此時(shí)刻進(jìn)入每一狀態(tài)的所有分支度量與同這些分支相連的前一時(shí)刻的留選路徑的度量相加,得到此時(shí)刻進(jìn)入每一狀態(tài)的留選路徑,加以存儲并刪去其它所有路徑。
(3)為了在 設計中達到較高的時(shí)鐘速度,本文在判決和輸出路徑寄存器的信息時(shí),把所有64個(gè)路徑寄存器的第一段信息元取出,按大數判決準則輸出第一段信息元。

2 維特比譯碼的FPGA實(shí)現

本文是在A(yíng)ltera公司推出的Quartus電路仿真環(huán)境中,采用AHDL語(yǔ)言和原理圖仿真相結合的方法來(lái)完成VB的FPGA實(shí)現。
上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: HDTV FPGA 譯碼器

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>