PWM變換器跟蹤控制技術(shù)實(shí)驗電路設計
當開(kāi)關(guān)V1和V4斷開(kāi),V2和V3導通時(shí),uo為-Ud,如圖2中所示,其中Tc為開(kāi)關(guān)周期。
按照一定的規律控制V1-V4的通斷,即可得到需要的PWM輸出電壓uo,以達到輸出電流io跟蹤指令信號ir的目的。
當進(jìn)行輸出電流跟蹤控制時(shí),負載一般都應該具有一階慣性特性。在實(shí)驗電路中采用RL負載。圖2中所示,if為輸出電流io經(jīng)霍爾電流傳感器檢測所
評論