5GHz WLAN CMOS正交下變頻電路設計
模擬結果
本次設計采用了Cadence公司的Spectre模擬仿真工具對電路進(jìn)行仿真。
應用Spectre里的周期性穩態(tài)分析pss(Periodic Steady State)工具和pnoise噪聲分析工具進(jìn)行模擬。根據802.11a協(xié)議及接收機系統結構的要求,我們對下變頻器在125M(本振頻率在1036M-1161M間變化)的帶寬內進(jìn)行了模擬仿真。從下變頻器增益、1dB壓縮點(diǎn)和三階截點(diǎn)隨頻率變化的曲線(xiàn)可以看出,下變頻器的各項性能隨頻率的變化很小,1dB壓縮點(diǎn)為-6.6Bm,三階截點(diǎn)(IIP3)為3.64dBm。50Ω負載輸出增益為2.8dB,噪聲系數為23dB。芯片采用1.8V標準電源供電,單個(gè)下混頻器的功耗約為40mW。表1是對下變頻器性能指標的總結。
評論