基于USB2.0的高速無(wú)線(xiàn)數傳接收設備的數據接收存儲方法
基于USB2.0的高速無(wú)線(xiàn)數傳接收設備的數據接收存儲方法
北京理工大學(xué)電子工程系(100081) 李新昌
摘 要:介紹了一種利用USB2.0接口芯片ISP1581并配合FPGA芯片EP1K30TI144和DSP芯片TMS320F206實(shí)現無(wú)線(xiàn)數傳接收設備中數據接收存儲的方法。這種方法具有接口簡(jiǎn)單、使用方便等特點(diǎn)。
關(guān)鍵詞:位同步 幀同步 USB2.0 差錯控制
數據接收存儲技術(shù)是信號采集處理領(lǐng)域內的一個(gè)重要課題。利用這種技術(shù),可以把信號的實(shí)時(shí)采集和精確處理在時(shí)間上分為兩個(gè)階段,有利于獲得令人更滿(mǎn)意的處理結果。在無(wú)線(xiàn)數傳接收設備中應用數據接收存儲方法時(shí),除了要滿(mǎn)足數據傳輸速率和差錯控制方面的要求外,還需要考慮如何使設備易于攜帶、接口簡(jiǎn)單、使用方便。
傳統外設接口技術(shù)不但數據傳輸速率較低,獨占中斷、I/O地址、DMA通道等計算機系統關(guān)鍵資源,容易造成資源沖突問(wèn)題,而且使用時(shí)繁雜的安裝配置手續也給終端用戶(hù)帶來(lái)了諸多不便。近年來(lái),USB接口技術(shù)迅速發(fā)展,新型計算機紛紛對其提供支持。USB2.0是USB技術(shù)發(fā)展的最新成果,利用USB2.0接口技術(shù)開(kāi)發(fā)計算機外設,不但可以借用其差錯控制機制[1][6]減輕開(kāi)發(fā)人員的負擔、獲得高速數據傳輸能力(480Mb/s),而且可以實(shí)現便捷的機箱外即插即用特性,方便終端用戶(hù)的使用。
1 無(wú)線(xiàn)數傳接收設備總體構成
無(wú)線(xiàn)數傳接收設備是某靶場(chǎng)測量系統的一個(gè)重要組成部分。如圖1所示,該設備由遙測接收機、GPS接收機和數據轉存系統構成。遙測接收機利用天線(xiàn)接收經(jīng)過(guò)調制的無(wú)線(xiàn)電波信號,解調后形成傳輸速率為4Mb/s 的RS-422電平差分串行數據流。以幀同步字打頭的有效數據幀周期性地出現在這些串行數據中。數據轉存系統從中提取出有效的數據幀,并在幀同步字后插入利用GPS接收機生成的本地時(shí)間信息,用于記錄該幀數據被接收到的時(shí)間,然后送給主機硬盤(pán)保存。
在無(wú)線(xiàn)數傳接收設備中,數據轉存系統是實(shí)現數據接收存儲的關(guān)鍵子系統。下面將詳細介紹該系統的硬件實(shí)現及工作過(guò)程。
2 數據轉存系統基本構成及硬件實(shí)現
數據轉存系統主要由FPGA模塊、DSP模塊、USB2.0接口芯片構成,各個(gè)模塊之間的相互關(guān)系如圖2所示示。圖中,4Mb/s的串行數據輸入信號SDI已由RS-422差分電平轉換為CMOS電平。為突出重點(diǎn),不太重要的信號連線(xiàn)未在圖中繪出。下面分別介紹這幾個(gè)模塊的主要功能。
2.1 FPGA模塊實(shí)現及其功能
FPGA模塊在A(yíng)ltera公司ACEX系列的EP1K30TI144-2芯片中實(shí)現。其中主要的功能子模塊有:位同步邏輯、幀同步邏輯、授時(shí)時(shí)鐘和譯碼邏輯。位同步邏輯主要由數字鎖相環(huán)構成,用于從串行數據輸入信號SDI中恢復出位時(shí)鐘信號。幀同步邏輯從位同步邏輯的輸出信號提取幀同步脈沖。兩者為DSP利用其同步串行口接收串行數據作好準備。這樣,利用一對差分信號線(xiàn)就可以接收同步串行數據,簡(jiǎn)化了印制電路板的外部接口。授時(shí)時(shí)鐘在DSP和GPS接收機的協(xié)助下生成精度為0.1ms的授時(shí)信息。譯碼邏輯用于實(shí)現系統互聯(lián)。
2.2 DSP模塊實(shí)現及其功能
DSP模塊是數據轉存系統的主控模塊,在TI公司16位定點(diǎn)DSP芯片TMS320F206[4]中實(shí)現。在DSP的外部數據空間還配置了32K
評論