一種基于FPGA的VGA圖象信號發(fā)生器設計
1、引言
VGA(視頻圖形陣列)作為一種標準的顯示接口在視頻和計算機領(lǐng)域得到了廣泛的應用。VGA圖像信號發(fā)生器是電視臺、電視機生產(chǎn)企業(yè)、電視維修人員常用的儀器,其主要功能就是產(chǎn)生標準的圖像測試信號。
VGA圖像信號發(fā)生器的設計涉及到圖像數據的處理,對電路的工作速度和性能要求較高,VGA工業(yè)標準要求的時(shí)鐘頻率高達25MHz,使用傳統的電子電路設計方法是難以實(shí)現的。采用專(zhuān)用的視頻處理芯片,其設計技術(shù)難度大、開(kāi)發(fā)成本高。本文采用FPGA+MCU方案,利用了Cyclone系列的FPGA高達上百兆的工作頻率特性為圖像數據處理提供了良好的實(shí)時(shí)性,其內部集成的數字鎖相環(huán)為系統的工作時(shí)鐘提供的良好的穩定性,其內部嵌入的存儲器可以存儲一定容量的圖像信息,豐富的I/O資源可以隨即擴展外接大容量存儲器的特性,因此由 FPGA完成對圖像數據的處理及產(chǎn)生行場(chǎng)掃描時(shí)序信號。很好地實(shí)現了圖象數據處理的實(shí)時(shí)性和穩定性,達到了性能與價(jià)格的完美統一。此外,FPGA的電路可重構性,為系統功能更改和升級以及功能擴展提供了很大的設計空間。由微控制器完成功能設置與控制,如鍵盤(pán)掃描,模式選擇與顯示控制等。
2、系統的工作原理和組成框圖
FPGA是整個(gè)系統的核心,通過(guò)對其編程可輸出RGB三基色信號和HS 、VS行場(chǎng)掃描同步信號。當 FPGA接受單片機輸出的控制信號后,內部的數據選擇器模塊根據控制信號選通相應的圖像生成模塊,輸出圖像信號,與行場(chǎng)掃描時(shí)序信號一起通過(guò)15針D型接口電路送入VGA顯示器,在VGA顯示器上便可以看到對應的彩色圖像。FPGA所需的工作時(shí)鐘由外部高精度有源晶振提供;單片機控制器分析鍵盤(pán)掃描結果,控制液晶顯示模塊顯示相應的功能,由LCD顯示輸出圖象和按鍵控制模式,并送出相應控制信號給FPGA,系統原理框圖如圖1。
3、VGA顯示器原理
工業(yè)標準的VGA顯示模式為:640×468×16色×60Hz。常見(jiàn)的彩色顯示器,一般由CRT (陰極射線(xiàn)管)構成,彩色是由R、G、B(紅、綠、藍)三基色組成,CRT用逐行掃描或隔行掃描的方式實(shí)現圖像顯示,由VGA控制模塊產(chǎn)生的水平同步信號和垂直同步信號控制陰極射線(xiàn)槍產(chǎn)生的電子束,打在涂有熒光粉的熒光屏上,產(chǎn)生R、G、B三基色,合成一個(gè)彩色像素。掃描從屏幕的左上方開(kāi)始,由左至右,由上到下,逐行進(jìn)行掃描,每掃完一行,電子束回到屏幕下一行的起始位置,在回掃期間,CRT對電子束進(jìn)行消隱,每行結束是用行同步信號HS進(jìn)行行同步;掃描完所有行,再由場(chǎng)同步信號VS進(jìn)行場(chǎng)同步,并使掃描回到屏幕的左上方,同時(shí)進(jìn)行場(chǎng)消隱,預備下一場(chǎng)的掃描。行同步信號HS 和場(chǎng)同步信號VS是兩個(gè)重要的信號。顯示過(guò)程中,HS 和VS的極性可正可負,顯示器內可自動(dòng)轉換為正極性邏輯。
行同步信號HS和場(chǎng)同步信號VS的時(shí)序圖如圖2所示, T1為行同步消隱(約為6μs);T2為行顯示時(shí)間(約為26μs);T3為場(chǎng)同步消隱(兩個(gè)行周期);T4為場(chǎng)顯示時(shí)間(480個(gè)行周期)。
行同步信號HS和場(chǎng)同步信號VS與圖象信號R、G、B的時(shí)序關(guān)系如圖3所示。
對于VGA 顯示器的上述五個(gè)信號的時(shí)序驅動(dòng)要嚴格遵循“VGA工業(yè)標準”,即640×480×60HZ模式,否則無(wú)法顯示正確地圖象。
評論