AEMB軟核處理器的SoC系統驗證平臺的構建
3.5 地址空間的分配
根據DE2-70開(kāi)發(fā)板上各器件的特點(diǎn)與AEMB微處理器的中斷例外向量表及wb_conmax的邏輯實(shí)現,系統地址空間分配結果為:
針對DE2-70開(kāi)發(fā)板在進(jìn)行SoC系統的FPGA綜合時(shí)選用CycloneII系列器件EP2C70F896C6。系統時(shí)鐘頻率預設為50 MHz,不加額外約束條件下進(jìn)行綜合,綜合后的邏輯資源占用報告如圖3所示。
圖3 SOC系統FPGA綜合后邏輯資源使用情況
通過(guò)時(shí)序分析報告可知,該SoC系統在滿(mǎn)足時(shí)序的前提下,系統實(shí)際運行頻率可達到65.31 MHz。
5 SoC系統驗證平臺軟件支持
考慮到SoC驗證平臺所包含的硬件部件與該平臺的具體應用,系統軟件主要構成如圖4所示。Mini Bootloader負責應用程序從Flash器件向程序運行空間的加載。在DE2-70開(kāi)發(fā)板上,借助于NiosII開(kāi)發(fā)工具與開(kāi)發(fā)板自帶的基于NiosII的SOPC硬件系統,燒寫(xiě)Flash很方便。系統啟動(dòng)時(shí)可以從Flash開(kāi)始啟動(dòng),完成應用程序的拷貝后再跳轉到主程序運行的存儲器空間。在本系統中,為了使編程更加方便,將拷貝程序放在片上RAM中存儲。系統從片上RAM開(kāi)始啟動(dòng),完成應用程從Flash到SDRAM的拷貝之后,跳轉到SDRAM開(kāi)始執行應用程序。
圖4 SoC系統軟件支持
AEMB微處理器在指令上與MicroBlaze達到99%的兼容,而后者的應用程序及操作系統的開(kāi)發(fā)已經(jīng)有非常成熟的范例。操作系統的移植主要是完成對硬件地址空間的修改與操作系統一些底層初始化代碼的編寫(xiě)。最終在該SoC系統驗證平臺上完成了μC/OS-II的移植工作。
結 語(yǔ)
本文基于32位微處理器AEMB設計了一款SoC系統驗證平臺,給出了SoC系統經(jīng)過(guò)FPGA綜合后的邏輯資源占用情況,以及系統能夠運行的最高時(shí)鐘頻率。該平臺已在臺灣友晶公司的DE2-70開(kāi)發(fā)板上完成了FPGA驗證。
評論