<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于FPGA技術(shù)的射頻識別RFID板級標簽設計

基于FPGA技術(shù)的射頻識別RFID板級標簽設計

作者: 時(shí)間:2010-12-12 來(lái)源:網(wǎng)絡(luò ) 收藏

  3 驗證平臺的總體設計與實(shí)現

主要由模擬射頻和數字處理2部分組成。圖1為板級電子標簽驗證平臺的結構框圖。

  模擬射頻部分采用分立元件實(shí)現,完成射頻信號的接收,來(lái)自讀寫(xiě)器的信號通過(guò)天線(xiàn)和阻抗匹配網(wǎng)絡(luò ),經(jīng)過(guò)915MHz的聲表面濾波器濾波,進(jìn)行包絡(luò )檢波后,通過(guò)一個(gè)運放構成的一階有源低通濾波器,再由電壓比較器完成高低電平的判決。數字部分由EP1C6Q240實(shí)現,完成ISO18000-6C協(xié)議處理,EP1C6Q240接收來(lái)自前端的TTL電平,完成PIE解碼、CRC校驗、命令解析、狀態(tài)轉移、數據存儲、FMO編碼等功能。FMO編碼通過(guò)反相散射調制輸出,改變天線(xiàn)的反射阻抗實(shí)現。

  數字基帶部分的設計在A(yíng)ltera 公司的EP1C6Q240上實(shí)現。經(jīng)過(guò)對協(xié)議內容的深入研究,實(shí)現標簽數字部分采用Top-down的設計方法,首先對電路功能進(jìn)行詳細描述,按照功能對整個(gè)系統進(jìn)行模塊劃分;再用Vexilog硬件描述語(yǔ)言進(jìn)行RTL代碼設計。數字基帶結構框圖如圖2所示,它包括譯碼模塊、循環(huán)冗余校驗(CyclicRedundancyCheck,CRC)校驗模塊、狀態(tài)機模塊、CRC產(chǎn)生模塊、存儲器、編碼模塊和時(shí)鐘分頻模塊。譯碼模塊接收模擬部分解調出的命令信號,根據協(xié)議中規定的命令格式將信號譯碼成標簽數字部分可識別的二進(jìn)制數據,并發(fā)送到CRC校驗模塊和狀態(tài)機模塊。CRC校驗模塊對收到的命令進(jìn)行完整性校驗,若確認為有效命令,則觸發(fā)狀態(tài)機模塊,控制標簽執行相應操作,如讀寫(xiě)存儲器、防沖突控制等。處理完成后,則將要發(fā)送的數據送至 CRC:產(chǎn)生模塊產(chǎn)生相應的CRC校驗碼,然后將要發(fā)送的數據和校驗碼一起送至編碼模塊,最后由編碼模塊以特定的脈沖形式發(fā)送給模擬部分進(jìn)行處理后,再采用射頻技術(shù)發(fā)送給讀寫(xiě)器。

  4 測試結果

QuartusⅡ6.0是AlteraFPGA/CPLD的綜合性集成設計平臺。該平臺集成了設計輸入、仿真、邏輯綜合、布局布線(xiàn)與實(shí)現、時(shí)序分析、芯片下載與配置、功率分析等幾乎所有設計流程所需的工具。VerilogHDL程序在QuartusⅡ6.O環(huán)境下編譯、仿真和下載,經(jīng)過(guò)總體設計、PCB板設計與實(shí)現、代碼設計、仿真與下載,以及系統調試后,能夠與支持ISO18000-6C標準的讀寫(xiě)器(Cetc7RlidReaderV1.O)進(jìn)行通信,快速準確地收發(fā)信息,并實(shí)現防沖突功能。圖3顯示板級標簽能夠解碼來(lái)自閱讀器的命令信息,在狀態(tài)機的控制下,正確地輸出FM0編碼信號。圖4顯示板級標簽能夠支持ISO18000-6C標準的閱讀器正確讀?。ㄗx取到的EPC碼與標簽一致),讀取效果良好(73次/10s),讀取性能穩定。測試表明,板級標簽能夠實(shí)現ISO18000-6C標準中的讀寫(xiě)功能,標簽工作性能穩定,可靠性都能達到預期的效果。

  5 結語(yǔ)

  根據ISO18000-6C標準,采用EP1C6Q240FPGA以及模擬射頻分立元件,經(jīng)過(guò)總體設計、PCB板設計與實(shí)現、代碼設計、仿真與下載,以及系統調試后,完成了基于FPGA的板級標簽的軟、硬件設計與實(shí)現。該系統通過(guò)測試,已能夠正常工作,讀寫(xiě)性能優(yōu)異,并實(shí)現了防沖突功能。在此基礎上可以進(jìn)一步提高其安全性和可靠性,所設計的標簽數字電路RTL代碼能夠直接應用到標簽芯片開(kāi)發(fā)中,為下一步設計出符合該標準的電子標簽芯片提供了有力的保證。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: RFID 射頻識別 FPGA 板級標簽

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>