基于A(yíng)Tmega48的串口轉FSK通信模塊設計
1 ATmega48介紹
ATmega48是基于A(yíng)VR增強型RISC(精簡(jiǎn)指令集)結構的高性能、低功耗的8位CMOS微控制器。微控制器具有可控制的上電復位和可編程的掉電檢測電路、經(jīng)過(guò)標定的片內RC振蕩器、片內外18個(gè)中斷源和5種休眠模式。由于其先進(jìn)的指令集以及單時(shí)鐘周期指令執行時(shí)間,ATmega48的數據吞吐率高達1 MIPs/MHz,運行速度比普通的單片機高出10倍,從而可以緩解系統在功耗和處理速度之間的矛盾。
其片內集成了4 KB的系統內可編程Flash、256字節的EEPROM、512字節的SRAM。其外設具有可編程的串行USART接口、可工作于主機/從機模式的SPI串行接口;存在2個(gè)具有獨立預分頻器和比較器功能的8位定時(shí)/計數器和1個(gè)具有預分頻器、比較功能和捕捉功能的16位定時(shí)/計數器、具有獨立片內振蕩器的可編程看門(mén)狗定時(shí)器等。ATmega48/88/168芯片硬件電路可以完全兼容,完全可以根據軟件實(shí)際需求靈活選擇AVR芯片,極大地方便系統的開(kāi)發(fā)與研制。
2 CMX865簡(jiǎn)介
CMX865是CML公司新出的一款DTMF編/解碼器/FSK調制解調器復合IC芯片,它采用單個(gè)高速串行總線(xiàn)控制,與大多數串行接口兼容。 CMX865的主要特征是:
◆供電電壓2.7~5.5 V,低功耗操作模式;
◆支持V.23、Bell202 FSK 1200 bps編碼/解碼;
◆集成高可靠性DTMF、編碼器/解碼器;
◆集成振鈴檢測功能,支持語(yǔ)音探測功能。
3 硬件設計
圖1為串口轉FSK通信模塊電路。系統主要以AVR單片機ATmega48芯片和CMX865調制/解調芯片為硬件架構,ATmega48芯片利用C-BUS總線(xiàn)對CMX865芯片進(jìn)行控制操作,實(shí)現FSK通信。CMX865芯片的IRQN終端與CPU芯片的外部中斷0(INT0)相連,確保軟件可以采用中斷方式接收/發(fā)送FSK數據。CMX865芯片的時(shí)鐘信號、片選信號、響應應答數據信號、接收控制數據信號分別與ATmega48芯片的普通I/O接口引腳相連,CPU可以通過(guò)模擬口線(xiàn)方式對CMX865芯片進(jìn)行控制。
圖1還提供了基本的FSK接收/發(fā)送數據接口電路和振鈴檢測電路。在FSK發(fā)送電路中,CMX865芯片TXA(15引腳)處外接電阻的目的是匹配芯片接口對線(xiàn)路的交流阻抗。在FSK接收電路中,CMX865芯片RXAFB(9引腳)與RXAN(10引腳)之間的電容以及隔離變壓器之間電容設計的目的是濾除高頻噪聲;通過(guò)調節接收電路中兩個(gè)電阻R1、R2的阻值即可改變接收端提供給CMX865芯片信號的幅度。在振鈴檢測電路中,IC1是光電耦合器,不振鈴時(shí)光電三極管截止,RING為高電平;振鈴時(shí),振鈴信號經(jīng)過(guò)電容耦合及穩壓管穩壓,振鈴電壓使IC1內發(fā)光二極管發(fā)光,照射到光電三極管的基極上導致光電三極管導通,RING為低電平,通過(guò)ATmega48引腳檢測到低電平的振鈴信號。
4 軟件實(shí)現
ATmega48芯片具有4 KB內部Flash和512字節的片內SRAM,軟件實(shí)現需考慮資源分配問(wèn)題,特別是SRAM使用情況。由于程序涉及串口通信、DTMF通信和FSK通信3種情況,理論上需要開(kāi)辟6個(gè)緩沖區。如果這樣,每一個(gè)緩沖區的大小顯然不能確保達到實(shí)際通信數據量的需求。結合FSK通信特點(diǎn),DTMF數據傳輸與FSK數據傳輸不可能同時(shí)發(fā)生,因此FSK與DTMF可共用相同緩沖區。同樣串口接收與FSK發(fā)送、串口發(fā)送與FSK接收都不會(huì )同時(shí)發(fā)生,這樣通信只需要開(kāi)辟兩個(gè)緩沖區就可以確保模塊正常通信,考慮實(shí)際業(yè)務(wù)平臺數據量情況,軟件設計中為FSK接收開(kāi)辟255字節緩沖區復用;FSK發(fā)送開(kāi)辟45字節緩沖區復用。
數字通信相關(guān)文章:數字通信原理
通信相關(guān)文章:通信原理
分頻器相關(guān)文章:分頻器原理
評論