基于μC/OS-II的VG2以太網(wǎng)和USB接口設計
1 引言
近幾年來(lái),隨著(zhù)計算機網(wǎng)絡(luò )技術(shù)的快速發(fā)展,TCP/IP協(xié)議已成為應用最廣泛的網(wǎng)絡(luò )互聯(lián)協(xié)議。USB(通用串行總線(xiàn))以靈活、方便、通信穩定、成本低廉、即插即用等優(yōu)點(diǎn)已經(jīng)成為數據存儲與交換的通用接口。
ADChips公司的32位多媒體微處理器VirgineG2(簡(jiǎn)稱(chēng)VG2)具有強大的數據、圖像和音頻處理功能,而且能夠直接輸出NTSC/PAL制式模擬信號。VG2只提供了一路32位的I/O接口和兩路串行通訊接口,因此需要對VG2擴展TCP/IP接口和USB接口,以實(shí)現遠/近程數據的交互和大容量數據存儲。
本文采用Realtek公司的RTL8019AS芯片對VG2進(jìn)行以太網(wǎng)接口擴展,通過(guò)TCP/IP協(xié)議規范及LwIP實(shí)現VG2的TCP/IP協(xié)議棧。同時(shí)采用Philips公司的ISP1161芯片實(shí)現VG2的USB主/從控制接口擴展。
2 VG2的以太網(wǎng)和USB硬件接口設計
2.1芯片簡(jiǎn)介
VG2內嵌16/32位(EISCSE3208)多媒體微控制器,內含2路4 KB的Cache、2D圖像加速器,32通道的8/16位音頻處理器以及DAC、DRAM,控制器、DMA、定時(shí)器、雙串口等多種外設。還具有8個(gè)外部片選信號(PCS0#一PCS7#)和27個(gè)中斷源,其中包括8個(gè)外部中斷(IRQ0~IRQ7)?;?D的2D圖形加速器支持NTSC/PAL制式電視顯示。
RTL8019AS是Realtek公司生產(chǎn)的以太網(wǎng)接口控制器,符合NE2000標準,遵循IEEE802.3協(xié)議。支持8位、16位的數據總線(xiàn),有即插即用、跳線(xiàn)和免跳線(xiàn)三種工作方式。RTL8019AS內置16 KB RAM,用作收發(fā)緩沖以降低對主處理器的請求頻率。內部還有遠程DMA通道和本地DMA通道。
ISP1161是Philips公司生產(chǎn)的通用串行總線(xiàn)(USB)主機控制器(HC)和設備控制器(DC),遵循USB 1.1,支持全速(12 Mbit/s)及低速(1.5 Mbit/s,)兩種數據傳輸模式。兩個(gè)USB控制器在使用中共用一個(gè)微處理器總線(xiàn)接口,但I/O地址不同,并有各自的中斷請求輸出引腳和獨立的DMA通道。ISP1161提供兩個(gè)下行端口和一個(gè)上行端口.每一個(gè)下行端口都有一個(gè)過(guò)流(OC)檢測輸入引腳及電源開(kāi)關(guān)控制輸出端,上行端口也有自身的VBUS檢測輸入端。另外還提供了單獨的喚醒輸入端和掛起輸出端。HC的下行端口能與USB兼容設備及具有USB上行端口的USB集線(xiàn)器連接。
2.2 VG2的TCP/IP和USB接口設計
2.2.1硬件設計
對VG2擴展USB接口和以太網(wǎng)接口的硬件原理框圖如圖1所示。
以太網(wǎng)接口設計中。VG2的PCS6和IRQ6分別作為RTL8019AS的片選信號和中斷信號。RTL8019AS其他引腳連接方式為:JP接高電平,設置RTL8019AS工作在跳線(xiàn)方式下;IOS3~IOS0接低電平,設置其I/O基地址Ox300,這樣RTL8019AS只對地址為0x300~0x31F的信號產(chǎn)生響應;IRQS2~IRQS0接低電平,INT0被選中作為中斷請求的輸出;PL1、PL0接低電平,設置具有自動(dòng)檢測接口類(lèi)型的功能。
當PCS6有效時(shí),VG2為RTL8019AS映射從0x0160 0000開(kāi)始的1 MB內存,SA8和SA9位為高電平,對應于RTL8019AS的地址線(xiàn)信號為0000 0000 0011 000X XXXX,I/O基址設置為0x300。這樣通過(guò)地址的低5位就可以讀取RTL8019AS內部的32個(gè)寄存器。對VG2控制映射RTL8019AS內部寄存器地址為0x0160 0000+相應的偏移地址(0x00~Ox1F)。
2.2.2 USB接口設計
VG2采用PCS7和IRQ7分別作為ISP1161的片選信號和中斷信號,ISP1161采用I/O通信的方式,其I/O地址如表1所列。
ISP1161寄存器是一個(gè)指令-數據雙重結構寄存器。一個(gè)完整的寄存器訪(fǎng)問(wèn)周期首先為指令階段,然后為數據階段。指令(也可以理解為寄存器的指針)指向ISP1161的下一個(gè)將被訪(fǎng)問(wèn)的寄存器。一個(gè)指令為8位長(cháng),在一個(gè)微處理器的16位數據總線(xiàn)上,指令占用低字節,高字節被填充為0。微處理器先向指令端口寫(xiě)入一個(gè)指令代碼.然后從數據端口讀/寫(xiě)數據字。
當PCS7有效時(shí),VG2為ISP1161映射從0x1700 0000開(kāi)始的1 MB內存。ISP1161主機控制器的數據和命令地址分別是Ox0170 0000和Ox0170 0002,設備控制器的數據和命令地址分別是0x0170 0004和0x0170 0006。
3軟件設計
系統的軟件部分通過(guò)在VG2中嵌入實(shí)時(shí)多任務(wù)操作系統μC/OS一Ⅱ來(lái)實(shí)現。在μC/OS一Ⅱ平臺上分別對各個(gè)接口進(jìn)行多任務(wù)的控制。
3.1 μC/OS-Ⅱ移植
μC/OS一Ⅱ是一個(gè)完整、可移植、固化、裁剪的占先式實(shí)時(shí)多任務(wù)內核。如果只保留其最核心的代碼,則可壓縮到3 KB。將μC/OS-Ⅱ移植到VG2微處理器上需改寫(xiě)與硬件相關(guān)的匯編語(yǔ)言。具體改寫(xiě)內容如下所示:
(1)改寫(xiě)OS_CPU.H中部分函數
#define OS_TASK_SW() asm("swi 7"),通過(guò)軟件中斷指令來(lái)實(shí)現操作系統的任務(wù)切換函數:#defi-neOS_ENTER_CRITICAL()asm("clrl3"),#define OS_EXIT_CRITICAL asm("set 13"),通過(guò)對SR狀態(tài)寄存器的中斷控制位設置實(shí)現使能或禁止操作系統響應中斷請求;#define OS_STK_GROWTH 1,定義VG2的堆棧由高到低。
(2)改寫(xiě)OS_CPU_C.C中部分函數
OSTaskStkInit()為任務(wù)棧結構的初始化函數。VG2響應中斷請求信號后,將當前寄存器值按先入后出的順序壓入堆棧。
OSTaskStkInit()按照壓入堆棧順序對各任務(wù)棧初始化。
tcp/ip相關(guān)文章:tcp/ip是什么
評論