<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > ModelSim功能及使用入門(mén)

ModelSim功能及使用入門(mén)

作者: 時(shí)間:2012-03-26 來(lái)源:網(wǎng)絡(luò ) 收藏

是工業(yè)界最優(yōu)秀的語(yǔ)言仿真器,它提供最友好的調試環(huán)境,是作FPGA、ASIC設計的RTL級和門(mén)級電路仿真的首選。它支持PC和UNIX、LINUX平臺,是單一內核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)、和單一內核仿真,編譯仿真速度業(yè)界最快,編譯的代碼與平臺無(wú)關(guān),便于保護IP核,具有個(gè)性化的圖形界面和用戶(hù)接口,為用戶(hù)加快調試提供強有力的手段。全面支持VHDL和Verilog語(yǔ)言的IEEE 標準,以及IEEE VITAL 1076.4-95 標準,支持C語(yǔ)言調用, C的模型,基于SWIFT的SmartModel邏輯模型和硬件模型。

  支持RTL仿真,門(mén)級仿真,時(shí)序仿真:

  

ModelSim功能及使用入門(mén)

  主要特點(diǎn):

  *采用直接編譯結構,編譯仿真速度最快;

  *單一內核無(wú)縫地進(jìn)行VHDL和Verilog混合仿真;

  *與機器和版本無(wú)關(guān),便于數據移植和庫維護;

  *與機器無(wú)關(guān)的編譯代碼編于保護和利用IP;

  *簡(jiǎn)單易用和豐富的圖形用戶(hù)界面,快速全面調試;

  *Tcl/Tk用戶(hù)可定制仿真器;

  *完全支持VHDL/Verilog國際標準,完全支持Verilog 2001;

  *支持眾多的ASIC和FPGA廠(chǎng)家庫;

  *集成的Performance Analyzer幫助分析性能瓶頸,加速仿真;

  *靈活的執行模式,Debug模式可以進(jìn)行高效的調試,效率模式大幅度提高仿真速度。

  *加強的代碼覆蓋率Code Coverage,能報告出Statement 、Branch、Condition、

  * Expression、Toggle、Fsm等多種覆蓋率情況,進(jìn)一步提高了測試的完整性;

  *同一波形窗口可以顯示多組波形,并且能進(jìn)行多種模式的波形比較(Wave Compare);

  *先進(jìn)的Signal Spy,可以方便地訪(fǎng)問(wèn)VHDL 或者 VHDL 和Verilog 混合設計中的下層


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: ModelSim 功能

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>