DSP+FPGA的機載總線(xiàn)接口板研究(一)
3.1 調制解調電路設計
429信號進(jìn)入接口板后,首先要把429信號轉換為數字電路可以識別的TTL電平。這里采用HOLT公司的HI-8482實(shí)現信號的解調,將標準的429總線(xiàn)信號轉換成5V TTL數字信號。為了降低干擾,在429總線(xiàn)信號的四個(gè)輸入管腳分別接入39pF的高精度軍品電容;采用HOLT公司的HI-8585芯片實(shí)現信號的調制,將TTL數字電平轉換為標準的429信號。
3.2 FPGA內部邏輯設計
按照429信號的編碼格式、特點(diǎn)、傳輸規則以及協(xié)議要求,選用一片ALTERA公司的ACEX1K型的FPGA發(fā)送和接收四路數據。每一路分為接收部分和發(fā)送部分。
接收部分的主要作用是通過(guò)串/并轉換將串行數據轉換為32位并行數據,并對收到的數據自動(dòng)實(shí)行差錯控制。對于字間隔、位間隔出錯等錯誤能進(jìn)行自動(dòng)檢測,若無(wú)錯誤,則將數據分兩次送至DSP的16位數據總線(xiàn)上,以供讀取。接收模塊結構框圖如圖3所示。
圖3 接收模塊結構框圖
評論