<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > DSP+FPGA的機載總線(xiàn)接口板研究(二)

DSP+FPGA的機載總線(xiàn)接口板研究(二)

作者: 時(shí)間:2013-09-24 來(lái)源:網(wǎng)絡(luò ) 收藏
發(fā)送部分的主要功能是將送入的數據暫存在內部的FIFO中,等待發(fā)送命令。一旦接到發(fā)送控制指令,FIFO輸出數據并通過(guò)并/串轉換將并行數據轉換為串行數據,同時(shí)加入預先設定的間隔。用戶(hù)可通過(guò)寫(xiě)控制寄存器選擇發(fā)送模式(即單幀發(fā)送或自動(dòng)重復發(fā)送)、發(fā)送通道延遲設定、發(fā)送通道字間隔設定,還可通過(guò)讀取狀態(tài)位檢查它的工作狀態(tài)(發(fā)送緩沖器空、發(fā)送緩沖器滿(mǎn)和是否正在發(fā)送)。發(fā)送模塊結構框圖如圖4所示。

  

DSP+FPGA的機載總線(xiàn)接口板研究(二)

  圖4 發(fā)送模塊結構框圖

  內部結構是基于SRAM的,因此需要一片配置芯片固化內部邏輯。為了便于調試,采用JTAG模式和被動(dòng)串行模式(PS)兩種配置模式,調試時(shí)使用JTAG模式直接將邏輯寫(xiě)入內部,調試好后再用PS模式將程序寫(xiě)入配置芯片。通過(guò)對FPGA和配置芯片上的引腳進(jìn)行跳線(xiàn),可選擇不同的配置方式。跳線(xiàn)電路如圖5所示。

  

DSP+FPGA的機載總線(xiàn)接口板研究(二)

  圖5 FPGA配置跳線(xiàn)設置

  FPGA作為的一個(gè)I/O外設,必然要對它的寄存器地址統一編址。在此將FPGA編址在的I/O空間。由于FPGA的接收通道和發(fā)送通道是共用DSP的16位數據線(xiàn)的,故接收通道和發(fā)送通道的數據寄存器可以占用一個(gè)地址。表1是FPGA各通道寄存器分配的地址。

  表1 FPGA內部各通道寄存器地址

  

DSP+FPGA的機載總線(xiàn)接口板研究(二)

  3.3 DSP與FPGA及外部設備的通信

  DSP(digital signal processor)是一種獨特的微處理器,是以數字信號來(lái)處理大量信息的器件。其工作原理是接收模擬信號,轉換為0或1的數字信號。再對數字信號進(jìn)行修改、刪除、強化,并在其他系統芯片中把數字數據解譯回模擬數據或實(shí)際環(huán)境格式。它不僅具有可編程性,而且其實(shí)時(shí)運行速度可達每秒數以千萬(wàn)條復雜指令程序,遠遠超過(guò)通用微處理器,是數字化電子世界中日益重要的電腦芯片。它的強大數據處理能力和高運行速度,是最值得稱(chēng)道的兩大特色。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: DSP FPGA 機載總線(xiàn) 接口板

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>