ADI實(shí)驗室電路:靈活的中頻至基帶接收機解決方案
電路功能與優(yōu)勢
該電路是靈活的頻率捷變中頻至基帶接收機。中頻和基帶 上的可變增益用于調整信號電平。 ADRF6510 基帶ADC驅動(dòng)器還包括可編程低通濾波器,可消除通道外阻塞和噪 聲。
此濾波器的帶寬可隨著(zhù)輸入信號帶寬變化而動(dòng)態(tài)地調節。 這樣可以確保由本電路驅動(dòng)的ADC的可用動(dòng)態(tài)范圍得到充 分使用。
電路內核是IQ解調器。 ADL5387 基于2×LO的相位分離架構 支持寬頻率范圍工作。精確的正交平衡和低輸出直流失調 確保了對誤差矢量幅度(EVM)的影響極小。
本電路內所有元件間的接口均采用全差分式。如果不同級間需要直流耦合,相鄰級的偏置電平彼此兼容。
圖1. 直接變頻接收機原理示意圖(所有連接和去耦均未顯示)
電路描述
接收機架構
本電路筆記中描述了接收機的直接變頻(也稱(chēng)為零差或零中頻)架構。與可以執行多次頻率轉換的超外差式接收機相比,直接變頻無(wú)線(xiàn)電只能執行一次頻率轉換。一次頻率轉換的優(yōu)勢如下:
降低接收機復雜性,減少所需級數;提高性能和降低功耗
避免鏡像抑制問(wèn)題和不需要的混頻產(chǎn)物;只需要基帶上的一個(gè)LPF
高靈敏度(相鄰通道抑制比[ACRR])
圖1顯示了該系統的基本原理示意圖,包括集成自動(dòng)增益控制(AGC)環(huán)路的級聯(lián)中頻可變增益放大器(VGA),以及緊隨其后的正交解調器、具有可變基帶增益的可編程低通 濾波器。圖1中以灰色顯示的元件( ADF4350 和 AD9248) 是為清楚起見(jiàn),并不包括在系統級測量中(有關(guān)這些器件的詳情請參見(jiàn)“常見(jiàn)變化”部分)。
理想情況下,第一級的輸入和最后級的輸出應設置系統的 動(dòng)態(tài)范圍(信噪比)。實(shí)際上,情況可能并非如此。在正交 解調器之前放置級聯(lián)VGA不僅會(huì )給系統帶來(lái)更多增益,而 且有利于整體系統噪聲性能,只要VGA的噪聲系數低于正 交解調器,只要VGA仍具有增益,且未發(fā)生衰減。后續級 的噪聲系數通過(guò)初始VGA的增益進(jìn)行分頻處理。提供VGA (相對于僅提供固定增益放大器)的另一優(yōu)點(diǎn)是AGC環(huán)路可 經(jīng)設計以調平正交解調器的輸入信號。這一限制施加于正 交解調器和任何后續級的信號電平的能力非常重要。
中頻VGA和AGC環(huán)路
中頻VGA和AGC環(huán)路功能可通過(guò) ADL5336來(lái)實(shí)現。它具有 兩個(gè)可級聯(lián)VGA,每個(gè)VGA具有24 dB的模擬動(dòng)態(tài)范圍,并 且可以通過(guò)SPI端口以數字方式改變每個(gè)VGA上的最大增 益。
為了實(shí)現信號調平AGC功能,每個(gè) ADL5336 VGA具有平方 律檢波器,通過(guò)可編程衰減器連接到輸出。檢波器將衰減 器的輸出與63 mV rms的內部基準電壓進(jìn)行比較。如果衰減 器輸出與63 mV rms基準電壓間有差異,誤差電流便會(huì )產(chǎn)生 并集成到CAGC電容內。AGC環(huán)路通過(guò)將DTO1/DTO2引腳連 接
評論