<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 先進(jìn)的系統控制FPGA為您帶來(lái)全新可能

先進(jìn)的系統控制FPGA為您帶來(lái)全新可能

作者: 時(shí)間:2023-05-30 來(lái)源:電子產(chǎn)品世界 收藏

在過(guò)去的幾年里,我們見(jiàn)證了人工智能模型的革命性發(fā)展,尤其是隨著(zhù)市場(chǎng)上生成式人工智能工具的興起(如OpenAIChatGPT、谷歌的Bard和其他每天都在推出的新模型),這種發(fā)展比以往任何時(shí)候都要迅猛。AI模型包括自然語(yǔ)言處理、計算機視覺(jué)和其他工作類(lèi)型,這些任務(wù)將推動(dòng)AI的進(jìn)一步發(fā)展,但這也需要系統基礎設施跟上步伐,因為復雜性與日俱增,同時(shí)對存儲容量、接口速度和帶寬要求也不斷增長(cháng)。

本文引用地址:http://dyxdggzs.com/article/202305/447138.htm

隨著(zhù)這些技術(shù)創(chuàng )新帶來(lái)的計算吞吐量的顯著(zhù)提高,先進(jìn)、復雜的系統設計和架構的需求和重要性只會(huì )進(jìn)一步增加。這就需要使用安全可靠的器件簡(jiǎn)化系統設計與集成。

擁有先進(jìn)互連功能的控制

萊迪思憑借MachXO?系列在控制功能方面長(cháng)期處于領(lǐng)先地位。這些為當今數據中心、通信基礎設施和工業(yè)系統不斷增長(cháng)的計算需求提供了理想的低功耗解決方案。

全新推出的萊迪思MachXO5T-NX?系列FPGA通過(guò)增加先進(jìn)的連接功能(包括硬核PCIe? Gen2接口)進(jìn)一步鞏固了這一地位。新器件提高了FPGA和系統帶PCIe接口的CPU/SoC之間的控制接口帶寬(最高5 Gbps的聚合控制信號),并將其他外圍設備的實(shí)時(shí)監控和管理功能從功耗更大的CPU/Soc分擔到MachXO5T-NX FPGA,提高了系統的整體效率、兼容性和性能。

在控制FPGA中添加PCIe連接是為了滿(mǎn)足客戶(hù)的直接需求,即在下一代計算、工業(yè)和通信應用中擴展和實(shí)現更高速的控制功能。

image.png 

更多邏輯和存儲資源

全新的MachXO5T-NX系列產(chǎn)品包括了53 K96 K邏輯單元的兩款新器件,為基于萊迪思Nexus?平臺的FPGA家族帶來(lái)了更大容量的產(chǎn)品,新器件邏輯密度提高了4倍,控制接口帶寬提高了4倍。

與同類(lèi)FPGA競品相比,MachXO5T-NX FPGA提供:

· 高達3.4倍的嵌入式存儲空間、更多資源、可靠性更高,同時(shí)最大限度地減少對外部存儲器的需求,減小設計尺寸

· 專(zhuān)用用戶(hù)閃存(57 Mb)比同類(lèi)FPGA競品多100倍,用于存儲任務(wù)關(guān)鍵型數據和參數

· 軟錯誤率比同類(lèi)FPGA競品低100倍,提高了安全關(guān)鍵型應用的系統可靠性。

憑借更高的邏輯密度、更快的接口、更大的內部存儲和先進(jìn)的互連,MachXO5T-NX系列將萊迪思在控制FPGA領(lǐng)域長(cháng)期以來(lái)的優(yōu)勢擴展到企業(yè)網(wǎng)絡(luò )、機器視覺(jué)和工業(yè)物聯(lián)網(wǎng)等領(lǐng)域更廣泛的控制功能設計和應用中。

image.png 

安全高效的未來(lái)

為應對不斷變化的安全威脅態(tài)勢,基于硬件的安全性是保護任何系統控制FPGA設計的關(guān)鍵。MachXO5T-NX配備AES256位流加密和ECC256位流認證來(lái)保護系統控制功能的完整性。安全引擎在運行時(shí)也可用,保護系統與FPGA之間的數據交換。

隨著(zhù)設計人員不斷尋求提高效率并簡(jiǎn)化系統設計和集成的方法,實(shí)現下一代控制功能將需要更快的控制接口、更高的邏輯密度、更大的嵌入式存儲空間,同時(shí)確保高性能、低功耗和系統可靠性。

image.png 

萊迪思MachXO5T-NX FPGA經(jīng)過(guò)優(yōu)化,可以幫助客戶(hù)應對日益復雜的系統管理設計。如需了解有關(guān)MachXO5T-NX FPGA的更多信息,以及萊迪思如何幫助您簡(jiǎn)化系統設計和控制管理,請聯(lián)系萊迪思團隊。



關(guān)鍵詞: 系統控制 FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>