<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 業(yè)界動(dòng)態(tài) > 是德科技與新思科技擴大合作,助力驗證復雜的射頻毫米波設計

是德科技與新思科技擴大合作,助力驗證復雜的射頻毫米波設計

—— PathWave RFIC 設計軟件與 Synopsys Custom Compiler 設計環(huán)境緊密集成,助力優(yōu)化功耗和性能,高效交付 5G/6G 設計
作者: 時(shí)間:2022-08-24 來(lái)源:電子產(chǎn)品世界 收藏

Keysight Technologies,Inc.)日前宣布,該公司通過(guò)與深化合作,已經(jīng)實(shí)現 PathWave RFIC 設計軟件(GoldenGate Synopsys Custom Compiler? 設計環(huán)境和 Synopsys PrimeSim? 電路仿真解決方案的緊密集成。這將有助于設計人員順利自定義設計系列中 5G/6G SoC(片上系統)和子系統設計的復雜設計要求。提供先進(jìn)的設計和解決方案,旨在加速創(chuàng )新,創(chuàng )造一個(gè)安全互聯(lián)的世界。

本文引用地址:http://dyxdggzs.com/article/202208/437683.htm

image.png

旭化成微電子集團副總裁 Koji Tomioka 表示:“我們正在選用基于 Synopsys Custom Compiler? 設計與版圖解決方案的先進(jìn)商用工具和工作流程,以此來(lái)升級我們的射頻設計環(huán)境。 RFIC 設計工具通過(guò)與 Custom Compiler 相集成,帶來(lái)了更出色的版圖和仿真性能,非常有助于我們設計和毫米波雷達芯片。相較于維護我們自己開(kāi)發(fā)的工具,在與是德科技的協(xié)同之下,有望為我們節省大量時(shí)間?!?/span>

對于傳輸無(wú)線(xiàn)數據的射頻集成電路(RFIC)比如收發(fā)信機和射頻前端元器件而言,它們的設計要求變得越來(lái)越復雜。新一代無(wú)線(xiàn)系統旨在實(shí)現諸多的新功能,包括更大帶寬、更多互聯(lián)器件、更低延遲以及更好的覆蓋范圍。為了滿(mǎn)足這些要求,設計人員需要更準確地仿真和測量射頻性能。

PathWave RFIC 設計仿真軟件(GoldenGate)用于對復雜的集成電路進(jìn)行建模,Synopsys Custom Compiler 則屬于新思科技自定義設計系列中的產(chǎn)品,兩者相得益彰,可以助力設計人員優(yōu)化功耗和性能,并且高效交付 5G 6G 設計。

是德科技副總裁兼 PathWave 軟件解決方案總經(jīng)理 Niels Faché 表示:“是德科技 PathWave RFIC 設計軟件(GoldenGate)與 Synopsys Custom Compiler 水到渠成地集成,深化了雙方之間的合作,可以滿(mǎn)足日益復雜的無(wú)線(xiàn)設計端到端工作流程的要求。這種集成使得客戶(hù)能夠使用諧波平衡和包絡(luò )仿真功能以及是德科技的虛擬測試臺,從而在早期的芯片設計和驗證過(guò)程中,非??煽康赜嬎阏`差矢量幅度EVM和鄰道功率比ACPR?!?/span>

Keysight PathWave RFIC 設計軟件(GoldenGate)與新思科技設計環(huán)境和 Custom Compiler 設計工作流程的集成,為客戶(hù)提供了一個(gè)用于射頻無(wú)線(xiàn)設計的企業(yè)級解決方案,該方案具有以下主要優(yōu)勢:

● 針對大規模 RFIC 的仿真解決方案,集成準確電磁(EM)模型,可用于驗證設計模塊SoC解決方案。

● 通過(guò)指定的公共測試臺、測量和仿真設置,顯著(zhù)提高生產(chǎn)效率。

● 能夠滿(mǎn)足復雜的設計要求,從而加快 5G 6G SoC 及子系統的設計進(jìn)程。

● 緊湊的測試信號和快速失真 EVM 仿真功能,可用于設計和驗證使用調制信號的射頻電路。

● 高能效設計可優(yōu)化功耗、發(fā)熱、機械熱應力和電池續航時(shí)間。

新思科技工程副總裁 Aveek Sarkar 表示:“為了讓客戶(hù)獲得關(guān)鍵的 5G/6G 設計差異化優(yōu)勢,新思科技提供強大的射頻設計解決方案,幫助客戶(hù)高效實(shí)現卓越的設計、仿真和版圖工作流程。得益于我們與是德科技堅不可摧的合作關(guān)系,我們的客戶(hù)現在可以在 Synopsys Custom Design 系列中使用與之相輔相成的 RFIC 仿真產(chǎn)品。自定義設計流程為客戶(hù)提供了一個(gè)高效的設計和驗證解決方案,該方案能夠顯著(zhù)加快版圖和設計流程,使得設計人員能夠快速滿(mǎn)足速度、帶寬和數據吞吐量要求,輕松實(shí)現上市時(shí)間目標?!?/span>

這標志著(zhù)是德科技與新思科技之間戰略合作伙伴關(guān)系的進(jìn)一步延續。通過(guò)戰略合作,雙方最近將 Keysight PathWave RFPro Synopsys Custom Compiler 設計環(huán)境相集成,使得客戶(hù)能夠使用臺積電的 N6RF 設計參考流程快速、準確地設計無(wú)線(xiàn)芯片。




評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>