<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設計應用 > 基于USB的音頻信號分析儀設計

基于USB的音頻信號分析儀設計

作者: 時(shí)間:2012-12-21 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:為了對鐵路信號進(jìn)行分析,系統采用一種基于接口的虛擬信號分析儀實(shí)現方法。以FPGA為主控芯片,采用高速A/D轉換器進(jìn)行音頻信號采集,接口傳輸,LabVIEW平臺實(shí)現信號分析。具有開(kāi)發(fā)成本低,便于重構的優(yōu)點(diǎn)。測試結果表明,系統功能正常,性能穩定。
關(guān)鍵詞:音頻分析;虛擬儀器;FPGA;

0 引言
音頻分析儀是一種利用頻譜分析原理,以數字信號處理為分析手段,提取信號在時(shí)域、頻域內一系列特性的過(guò)程,是對音頻信號進(jìn)行頻率、頻譜及波形分析的一種測量工具,應用于電聲測量、音頻制作、信號分析乃至振動(dòng)測試等領(lǐng)域。
早期的音頻測量一般是利用頻率計、示波器及頻譜儀等組合成一套測試系統。這種測試系統中間環(huán)節多,各環(huán)節之間接口匹配較為困難,使用起來(lái)比較麻煩,測量結果往往也不精確。目前雖然大部分的音頻分析儀已向集成化方向發(fā)展,但仍以硬件電路實(shí)現傳統意義上的音頻分析,有著(zhù)自身無(wú)法克服的缺點(diǎn)。為此,本文提出了一種利用虛擬儀器技術(shù)來(lái)實(shí)現音頻分析的設計方案。

1 系統總體設計
本設計采用FPGA為系統的主控制芯片,完成音頻信號采集,數模轉換,數據傳輸等功能,并在虛擬儀器軟件的基礎上確定了一種方便可行的音頻分析儀的設計方法。

本文引用地址:http://dyxdggzs.com/article/202010.htm

a.JPG


系統總體設計框圖如圖1所示。音頻信號經(jīng)過(guò)前置放大器進(jìn)行放大后進(jìn)入A/D轉換器,經(jīng)過(guò)轉換得到數字信號,存入FIFO緩存區,數據在FPGA主芯片中進(jìn)行編排控制,經(jīng)過(guò)USB接口傳送給計算機,最后由LabVIEW來(lái)完成音頻信號的處理并顯示結果。

2 系統硬件設計
系統硬件電路的核心芯片選用Altera公司CycloneⅢ系列FPGA EP3C25,該器件密度為18萬(wàn)門(mén),最高工作頻率高達300 MHz,完全可滿(mǎn)足高速數據采樣速率時(shí)序要求。
2.1 前置放大電路設計
前置放大電路用于將信號放大到A/D轉換器要求的電壓范圍。為保證放大電路的性能指標,采用AD公司的高頻寬帶運放AD811為核心進(jìn)行設計,如圖2所示。AD811 3 dB帶寬高達140 MHz,并且具有2 500 V/μs的速度,差分增益誤差小于0.01%,0.01°差分相位,電流噪聲為1.9 nV。

b.JPG


前置放大電路的VIN為信號輸入口,U3和U4設計為反相和同相放大電路,以構成單端輸入至差分平衡輸入轉換電路,以滿(mǎn)足A/D轉換器對信號形式的要求。
2.2 高速A/D轉換電路
A/D轉換電路采用TI公司的雙通道高速A/D轉換器ADS2807。ADS2807集成了高帶寬跟蹤保持電路,即使在高達或超出奈斯奎特速率的情況下,同樣具有優(yōu)秀的噪聲性能。該跟蹤保持電路和ADC電路的差動(dòng)特性不僅能夠最大程度地減小偶階諧波,而且可提供優(yōu)秀的共模噪聲抑制性能。ADS2807的信噪比為65 dB,無(wú)雜散信號動(dòng)態(tài)范圍為70 dB。高速A/D轉換電路如圖2所示。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: USB 音頻信號分析儀

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>