<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 基于FPGA的高壓變頻器中性點(diǎn)偏移技術(shù)的算法實(shí)現

基于FPGA的高壓變頻器中性點(diǎn)偏移技術(shù)的算法實(shí)現

作者: 時(shí)間:2018-08-20 來(lái)源:網(wǎng)絡(luò ) 收藏

本文引用地址:http://dyxdggzs.com/article/201808/387240.htm

2.4 頻率合成器及乘法器的實(shí)現

中利用Altera 的quartusII 軟件的圖形化解決方案,應用Verilog HDL 語(yǔ)言編寫(xiě)子程序,如圖5 所示,gcm_lpm_rom 為頻率合成器程序圖形。頻率合成器包括一個(gè)11 位最高有效位(MSB)的地址表address [10..0],連接一個(gè)SINROM的查閱表(LUT)上,從而產(chǎn)生所需要的輸出數據q[7..0]。利用ModelSim軟件進(jìn)行仿真,當地址有效后,輸出相應的波形數據,波形如圖6 所示。

如圖5 所示幅值信號b[10..0]是由DSP 計算后,通過(guò)數據總線(xiàn)發(fā)送到 中,當地址選通后保存此數據,然后分別給A、B、C 三相,用于和頻率值相乘。gcm_lpm_mult 為乘法器程序圖形,乘法器輸入信號包括一個(gè)8 位最高有效位(MSB)的乘數a[7..0]和一個(gè)11 位最高有效位(MSB)的被乘數b[10..0]及時(shí)鐘信號,輸出一個(gè)19 位最高有效位(MSB)的數據out[18..0]。利用ModelSim軟件進(jìn)行仿真,波形如圖7 所示,當a 乘以b 后,輸出相應的數據。例如乘數a=01,被乘數b=7ff,輸出結果out=007ff。

2.5 三角波發(fā)生器及PWM 信號生成

高壓變頻器的變頻變壓(VVVF)方式主要是為了保證磁通不變,如果磁通增加,將導致鐵心飽和,進(jìn)而引起勵磁電流的畸變,使電動(dòng)機不能正常工作。VVVF主要采用正弦波脈寬調制(SPWM)方法實(shí)現,如圖8 所示為單極性SPWM調制方式。

圖8 中(a)為調制波和載波,(b)為單極性SPWM波形。(a)中的正弦調制波的周期決定于所需要的調頻比,等腰三角波的載波的周期決定于載波頻率,振幅不變。如圖9所示,利用Altera 的quartusII 軟件的圖形化解決方案,應用VerilogHDL 語(yǔ)言編寫(xiě)子程序,gcm_sjpkzx 為三角波發(fā)生器,在ena 使能的狀態(tài)下,輸出數據先增加后減小,通過(guò)計數器計數實(shí)現數字量三角波的生成,利用ModelSim 軟件進(jìn)行仿真的波形如圖10 所示。

gcm_lpm_compare為比較器,由三角波發(fā)生器輸出的數據接到輸入數據dataa[10..0],此為三角波數據。由乘法器輸出的數據接到datab[10..0],取out[18..0]的高11 位,此為正弦波數據。當三角載波小于基波的時(shí)候輸出為高電平。如圖11 所示,輸出信號aleb為PWM信號。

3 中性點(diǎn)偏移技術(shù)的實(shí)現

由FPGA生成的PWM信號,進(jìn)行編碼之后,通過(guò)光纖傳送到功率單元。編碼信號中包括了各種信號,如果功率單元產(chǎn)生故障,這其中就會(huì )包含旁通信號,需要偏移的數據量,同步信號等。

系統充分利用了FPGA(EP1C6Q240C8)的資源,使系統電路獲得極大的簡(jiǎn)化,1 片EP1C6Q240C8 芯片可以完成6 個(gè)功率單元的時(shí)序控制和邏輯控制功能。FPGA 接收DSP 發(fā)送過(guò)來(lái)的數據,實(shí)現了旁通控制及偏移角度的執行,每個(gè)周波進(jìn)行一次同步信號的處理,實(shí)現了故障功率單元在200 ms 內完成無(wú)擾動(dòng)旁通。如圖12 所示為A 相1 個(gè)功率單元旁通時(shí)的輸出電壓波形,輸出電流如圖13 所示。從圖中可以看出,在旁路過(guò)程中沒(méi)有產(chǎn)生擾動(dòng),保證了異步電動(dòng)機能夠正常運行,不影響生產(chǎn)。

4 結語(yǔ)

以FPGA為核心的控制系統具有靈活的重復可編程能力,強大的邏輯運算能力及時(shí)序控制能力,它無(wú)疑具有廣闊的市場(chǎng)應用前景。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 控制 FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>