電源設計過(guò)程中的EMI抑制要素講解
EMI電磁干擾一直是一個(gè)讓設計者們困惑不已的問(wèn)題。大部分電路設計終究都會(huì )需要考慮電磁干擾的問(wèn)題,而電磁干擾是否合格將關(guān)系到產(chǎn)品能夠最終上市。因此設計者們都希望在設計制造過(guò)程中就能最大程度上的降低EMI,本文就將對如何通過(guò)抑制EMI來(lái)降低電源的干擾來(lái)進(jìn)行講解。
本文引用地址:http://dyxdggzs.com/article/201808/386372.htmEMI抑制
用于降低來(lái)自開(kāi)關(guān)模式電源轉換器設計的輻射EMI之替代方法而面臨著(zhù)其他的難題。一種傳統方法是在電源解決方案周?chē)鲈OEMI屏蔽,其將在金屬外殼內包含一個(gè)EMI場(chǎng)。然而,EMI屏蔽會(huì )增加設計復雜性、尺寸和成本。在開(kāi)關(guān)節點(diǎn)上(VSW)布設一個(gè)RC減振器電路可幫助減小電壓尖峰和后續的振鈴??墒窃鲈O一個(gè)減振器電路將降低工作效率,從而增加功率耗散,導致環(huán)境溫度和PCB溫度升高。
最后一種對策是采取優(yōu)良的PCB布局方案,包括使用局部低ESR陶瓷去耦電容器,并為所有的大電流通路采用簡(jiǎn)短的PCB走線(xiàn)間隔,以最大限度地抑制寄生效應,不過(guò)代價(jià)是增加了工程設計時(shí)間并延緩了產(chǎn)品的上市進(jìn)程??偟恼f(shuō)來(lái),為了同時(shí)滿(mǎn)足尺寸、效率、熱耗散和EMI規格要求,工程師必需具備豐富的電源設計經(jīng)驗并做出艱難的權衡取舍,特別是在高輸入電壓、高輸出功率應用中(原因如上所述)。為了評估折衷策略和設計一款符合EMI標準并滿(mǎn)足所有系統要求的電源轉換器,電路設計人員常常需要花費大量的時(shí)間和精力。
通過(guò)以上的介紹可以看到,如果想要達到完美的EMI抑制效果,需要工程師擁有非常全面的電源知識,并且能夠為了達到抑制電磁干擾的目的而權衡利弊犧牲掉一些其他的性能,即便最終順利完成也需要耗費設計者大量的時(shí)間和精力。
評論