如何基于蜜罐技術(shù)的FPGA實(shí)現技術(shù)?
系統硬件框圖
本文引用地址:http://dyxdggzs.com/article/201808/385631.htm整個(gè)系統硬件的核心是Microblaze 處理器,處理器的基本配置和主要外設包括:
3.2 硬件功能與指標
一、Microblaze 處理器:
處理器總線(xiàn)頻率: 66.7 MHz;
片上內存(BRAM):16KB;
由于Spartan-3e XC3S500E 的BRAM資源有限,沒(méi)有選擇 Cache 功能;
二、基本外設配置:
(1)串口:RS232_DCE
波特率:115200,使用中斷;
(2)以太網(wǎng)MAC:
使用 Xilinx Ethernet_MAC IP,其配置參數為:No DMA,使用中斷,并選擇 FIFO 方式,以滿(mǎn)足在 Xilkernel 系統下,使用lwIP 進(jìn)行 socket 編程的需求;
(3)定時(shí)器:
采用一個(gè)32位定時(shí)器,并使用中斷。
(4)DDR_SRAM:
使用開(kāi)發(fā)板上的 32Mx16內存,并配置為 OPB DDR。
此外,系統硬件中還包括:中斷控制器、8個(gè)與通用I/O連接的LED,以及調試模塊。更為詳盡的硬件平臺細節,可以參照系統的硬件描述文件(MHS)。
評論