<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 簡(jiǎn)單PLD有哪些?

簡(jiǎn)單PLD有哪些?

作者: 時(shí)間:2017-10-22 來(lái)源:網(wǎng)絡(luò ) 收藏

  電子發(fā)燒友網(wǎng)核心提示:想必,大家都聽(tīng)過(guò)可編程邏輯器件(PLD),但大家對是否還有印象呢?正所謂“溫故而知新”,那電子發(fā)燒友網(wǎng)小編就跟大家一起來(lái)了解一下到底有哪些吧。

本文引用地址:http://dyxdggzs.com/article/201710/367314.htm

  PLD,按集成度劃分的話(huà),可以分為和復雜PLD。復雜PLD的話(huà),就是我們現在常聽(tīng)到的FPGA和CPLD,我們這里就只給大家介紹簡(jiǎn)單PLD。

  簡(jiǎn)單PLD是早年出現的低集成度芯片,如:、、等。其主要特點(diǎn)是可重構使用的邏輯門(mén)數大約在500門(mén)以下。

   (Programmable Read-Only Memory):可編程只讀存儲器,也叫One-Time Programmable (OTP)ROM:一次可編程只讀存儲器,是一種可以用程序操作的只讀內存。最主要特征是只允許數據寫(xiě)入一次,如果數據輸入錯誤只能報廢。

  (Programmable Array Logic)可編程陣列邏輯,是70年代末由MMI公司率先推出的一種低密度、一次性可編程邏輯器件,是第一個(gè)具有典型實(shí)際意義的可編程邏輯器件(PLD-Programmable Logic Device)。它采用雙極型工藝制作、熔絲編程方式。在EDA中是指一種現場(chǎng)可編程的門(mén)陣列邏輯器件,內部電路是在基礎上進(jìn)行改進(jìn)的。

  是一種可編程邏輯裝置,它的與陣列(AND array)和或陣列(OR array)均為可編程,輸出電路為不可組態(tài),又叫做FPLA(field-programmable logic array)。

  —通用陣列邏輯,英文全稱(chēng):generic array logic。器件是從PAL發(fā)現過(guò)來(lái)的,其采用了EECMOS工藝使得該器件的編程非常方便,另外由于其輸出采用了邏輯宏單元結構(OLMC—Output Logic Macro Cell),使得電路的邏輯設計更加靈活。

——電子發(fā)燒友網(wǎng)原創(chuàng ),轉載請注明出處?。?!



關(guān)鍵詞: 簡(jiǎn)單PLD PROM PAL PLA GAL

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>